集成運算放大器
發(fā)布時間:2014/2/11 20:12:46 訪問次數(shù):573
集成運算放大器簡稱集成運放,0201DS-3N9XJLW是一種高電壓放大倍數(shù)、高輸入阻抗、低輸出阻抗、直接耦合的多級放大電路。最初用于計算機的數(shù)學(xué)運算,故得此名。在現(xiàn)代技術(shù)中它的應(yīng)用已非常廣泛,成為模擬電路的核心部件之一。常用集成運放的外形如圖14-6所示。
(a)雙列直插式 (b)扁平式 (c)管殼式
圖14-6常用集成運放的外形
1.集成運放的基本原理和規(guī)律
(1)基本電路結(jié)構(gòu)
①集成運放的內(nèi)部基本結(jié)構(gòu)如圖14-7所示。
圖14-7集成運放的內(nèi)部基本結(jié)構(gòu)高陽抗輸入級一般由差動放大電路組成。
中間放大級由高增益的電壓放大器組成。低阻抗輸出級由三極管的射極輸出器互補電路組成。偏置電路為集成運放的各級提供合適的靜態(tài)工作點。
②集成運放的圖形符號如圖14-8所示。
圖14-8集成運放的圖形符號
其中圖14-8 (a)是集成運放的舊圖形符號,圖14-8
(b)是集成運放的新圖形符號。
③集成運放有以下兩個輸入端子。
同相輸入端:“+”為同相輸入端,信號在該端輸入時后,輸出信號與輸入信號的相位相同。
反相輸入端:“一”為反相輸入端,信號從該端輸入后,輸出信號和輸入信號的相位相反。莎指向信號的傳輸方向。o。表示開環(huán)放大倍數(shù)為無窮大。
集成運算放大器簡稱集成運放,0201DS-3N9XJLW是一種高電壓放大倍數(shù)、高輸入阻抗、低輸出阻抗、直接耦合的多級放大電路。最初用于計算機的數(shù)學(xué)運算,故得此名。在現(xiàn)代技術(shù)中它的應(yīng)用已非常廣泛,成為模擬電路的核心部件之一。常用集成運放的外形如圖14-6所示。
(a)雙列直插式 (b)扁平式 (c)管殼式
圖14-6常用集成運放的外形
1.集成運放的基本原理和規(guī)律
(1)基本電路結(jié)構(gòu)
①集成運放的內(nèi)部基本結(jié)構(gòu)如圖14-7所示。
圖14-7集成運放的內(nèi)部基本結(jié)構(gòu)高陽抗輸入級一般由差動放大電路組成。
中間放大級由高增益的電壓放大器組成。低阻抗輸出級由三極管的射極輸出器互補電路組成。偏置電路為集成運放的各級提供合適的靜態(tài)工作點。
②集成運放的圖形符號如圖14-8所示。
圖14-8集成運放的圖形符號
其中圖14-8 (a)是集成運放的舊圖形符號,圖14-8
(b)是集成運放的新圖形符號。
③集成運放有以下兩個輸入端子。
同相輸入端:“+”為同相輸入端,信號在該端輸入時后,輸出信號與輸入信號的相位相同。
反相輸入端:“一”為反相輸入端,信號從該端輸入后,輸出信號和輸入信號的相位相反。莎指向信號的傳輸方向。o。表示開環(huán)放大倍數(shù)為無窮大。
上一篇:密電壓基準集成穩(wěn)壓器
上一篇: 反相比例放大器
熱門點擊
- 同步十進制計數(shù)器74LS160引腳功能測試
- 十六進制計數(shù)器74LS161
- 加法運算電路(反相求和放大電路
- 判斷數(shù)碼管引腳名稱
- MF47型萬用表
- 反相比例放大器
- 同相比例放大器
- 電容器允許偏差等級
- 對數(shù)運算電路
- 電阻比靈敏度
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺儀器中同時實現(xiàn)時域和頻域分析,DS... [詳細]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究