混合信號支持電路
發(fā)布時間:2014/4/25 21:11:22 訪問次數(shù):603
合理布設(shè)混合信號IC支持電路的接地對系統(tǒng)的噪聲性能是至關(guān)重要的。為把負(fù)NGP15N41CLG載和輸出電流最小化,混合信號設(shè)備的每個數(shù)字輸出只能饋送給一個負(fù)載。
在高分辨率轉(zhuǎn)換器中,把數(shù)字輸出與一個位于轉(zhuǎn)換器附近的中間緩沖寄存器連接起來也是一個好主意,可與有噪聲的數(shù)字?jǐn)?shù)捃總線隔離開,如圖17-17所示。這個緩沖器可以使轉(zhuǎn)換器的數(shù)字輸出上的負(fù)載最。ㄊ剐枰妮敵鲭娏髯钚。,并且可以防止系統(tǒng)的數(shù)據(jù)總線通過轉(zhuǎn)換器內(nèi)部的雜散電容把噪聲耦合回到轉(zhuǎn)換器的模擬輸入端。另外,還可以用串聯(lián)輸出緩沖電阻(100~500tl)代替這個緩沖器,使數(shù)字驅(qū)動器上的負(fù)載最小,可以減少轉(zhuǎn)換器輸出端的瞬態(tài)電流。
轉(zhuǎn)換器與外部參考電壓或采樣時鐘之間的任何接地噪聲都會影響轉(zhuǎn)換器的性毹。因此,參考電壓和采樣時鐘都應(yīng)參考模擬接地平面,而不是數(shù)字接地平面。A/D轉(zhuǎn)換器采樣時鐘應(yīng)該位于PCB的模擬部分,而且應(yīng)該與有噪聲的數(shù)字電路隔離,并且與模擬地連接和去耦。
如果采樣時鐘必須位于數(shù)字接地平面上,也許是因?yàn)樗鼇碓从跀?shù)字系統(tǒng)時鐘,它應(yīng)該有區(qū)別地傳輸?shù)紸/D或DlA轉(zhuǎn)換器,或者通過變壓器去除兩個地之間的任何噪聲電壓。
圖17-18表示一個正確接地的混合信號轉(zhuǎn)換器和它的支持電路,這里A表示模擬地,D表示數(shù)字地。
合理布設(shè)混合信號IC支持電路的接地對系統(tǒng)的噪聲性能是至關(guān)重要的。為把負(fù)NGP15N41CLG載和輸出電流最小化,混合信號設(shè)備的每個數(shù)字輸出只能饋送給一個負(fù)載。
在高分辨率轉(zhuǎn)換器中,把數(shù)字輸出與一個位于轉(zhuǎn)換器附近的中間緩沖寄存器連接起來也是一個好主意,可與有噪聲的數(shù)字?jǐn)?shù)捃總線隔離開,如圖17-17所示。這個緩沖器可以使轉(zhuǎn)換器的數(shù)字輸出上的負(fù)載最小(使需要的輸出電流最。,并且可以防止系統(tǒng)的數(shù)據(jù)總線通過轉(zhuǎn)換器內(nèi)部的雜散電容把噪聲耦合回到轉(zhuǎn)換器的模擬輸入端。另外,還可以用串聯(lián)輸出緩沖電阻(100~500tl)代替這個緩沖器,使數(shù)字驅(qū)動器上的負(fù)載最小,可以減少轉(zhuǎn)換器輸出端的瞬態(tài)電流。
轉(zhuǎn)換器與外部參考電壓或采樣時鐘之間的任何接地噪聲都會影響轉(zhuǎn)換器的性毹。因此,參考電壓和采樣時鐘都應(yīng)參考模擬接地平面,而不是數(shù)字接地平面。A/D轉(zhuǎn)換器采樣時鐘應(yīng)該位于PCB的模擬部分,而且應(yīng)該與有噪聲的數(shù)字電路隔離,并且與模擬地連接和去耦。
如果采樣時鐘必須位于數(shù)字接地平面上,也許是因?yàn)樗鼇碓从跀?shù)字系統(tǒng)時鐘,它應(yīng)該有區(qū)別地傳輸?shù)紸/D或DlA轉(zhuǎn)換器,或者通過變壓器去除兩個地之間的任何噪聲電壓。
圖17-18表示一個正確接地的混合信號轉(zhuǎn)換器和它的支持電路,這里A表示模擬地,D表示數(shù)字地。
上一篇:用一個穩(wěn)定時鐘的D/A轉(zhuǎn)換器
上一篇:垂直隔離
熱門點(diǎn)擊
推薦技術(shù)資料
- F28P65x C2000 實(shí)時微控制器
- ARM Cortex-M33 內(nèi)核̴
- 氮化鎵二極管和晶體管̴
- Richtek RT5716設(shè)
- 新一代旗艦芯片麒麟9020應(yīng)用
- 新品WTOLC-4X50H32
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究