IC2為雙D觸發(fā)器CD4013中的一個(gè)觸發(fā)器
發(fā)布時(shí)間:2015/2/17 9:57:05 訪問(wèn)次數(shù):1412
IC2為雙D觸發(fā)器CD4013中的一個(gè)觸發(fā)器,在這里被連接成雙穩(wěn)態(tài)觸發(fā)器,將Dl與oi(非)相連。 ADS902E由單穩(wěn)態(tài)觸發(fā)器IC1輸出的寬脈沖經(jīng)G、R3微分后形成觸發(fā)脈沖加至輸入端CP1,通過(guò)IC2形成對(duì)雙向晶閘管的觸發(fā)脈沖由oi輸出,經(jīng)R4加至雙向晶閘管的控制極。
IC1的輸入端與觸摸片M之間設(shè)置有良好的抗干擾電路,它由C,、R,、C2以及VD1、VD2組成。C,、C。與R.配合,能將輸入的干擾雜波濾除掉,而VD1、VD2則為C,、C2提供放電回路,使幅度較高的干擾脈沖被濾除。
R。、C。組成晶閘管保護(hù)電路,當(dāng)晶閘管被關(guān)斷時(shí),它能將電路中產(chǎn)生的反電勢(shì)吸收,確保晶閘管的使用安全。
本例的重點(diǎn)是由D觸發(fā)器CD4013組成的雙穩(wěn)態(tài)觸發(fā)器,雙穩(wěn)態(tài)觸發(fā)器在開關(guān)控制電路中起著決定性的作用。 .
(1)由D觸發(fā)器可以組成雙穩(wěn)態(tài)觸發(fā)器。雙穩(wěn)態(tài)電路的組成如圖5-39 (b)所示,將D觸發(fā)器的Q端和數(shù)據(jù)端連在一起即成,將R、S端接地,使其不參與電路的翻轉(zhuǎn)。
D觸發(fā)器有這樣一個(gè)特點(diǎn):在CP端輸入脈沖的作用下,預(yù)置在D端的數(shù)據(jù)會(huì)被轉(zhuǎn)送到Q輸出端,雙穩(wěn)態(tài)觸發(fā)器正是利用了它的這個(gè)特點(diǎn)工作的,具體的工作過(guò)程如丁:
當(dāng)為CP端輸入第一個(gè)脈沖時(shí),Q端輸出高電平,Q為低電平,D端與Q相連,也為低電平(此時(shí)電路進(jìn)入第一穩(wěn)態(tài),假定此穩(wěn)態(tài)是使被控電路接通),D端的低電平是為下一次翻轉(zhuǎn)時(shí)Q端變?yōu)榈碗娖綔?zhǔn)備的必要條件。
當(dāng)CP端輸入第二個(gè)脈沖時(shí),數(shù)據(jù)端D的低電平被傳送到Q端,使Q端變?yōu)榈碗娖剑?/span>砭端變?yōu)楦唠娖剑cQ相連的D端也為高電平(此時(shí)為第一穩(wěn)態(tài)結(jié)束,假定此穩(wěn)態(tài)是使被控電.路斷開,電路進(jìn)入第二穩(wěn)態(tài)),D端的高電平是為下一次翻轉(zhuǎn)時(shí)Q端變?yōu)楦唠娖綔?zhǔn)備的必要條件。
當(dāng)CP端輸入第三個(gè)脈沖時(shí),數(shù)據(jù)端D的高電平被傳迸到Q端,使Q端變?yōu)楦唠娖剑?/span>Q變?yōu)榈碗娖,進(jìn)入下一周期。
(2)由D觸發(fā)器可以組成單穩(wěn)態(tài)觸發(fā)器。單穩(wěn)態(tài)電路的組成如圖5-39 (c)所示。該電路的組成是將Q輸出端通過(guò)電阻R與電容C相連,電容C的另一端接地,在R與C的中間復(fù)位端R相連。它的工作過(guò)程如下:當(dāng)Q端輸出高電平時(shí),它會(huì)通過(guò)R向電容C充電,這時(shí)電路進(jìn)入暫穩(wěn)態(tài)。當(dāng)電容C充電使其電壓上升到電路的閥值電平時(shí),通過(guò)復(fù)位端R使電路復(fù)位,即Q端翻轉(zhuǎn)為低電平,電路進(jìn)入穩(wěn)態(tài)。
單穩(wěn)態(tài)電路的延時(shí)時(shí)間可用公式:Tw—0.69RC來(lái)計(jì)算。其中:T的計(jì)算單位為秒(s),R的計(jì)算單位為歐姆(Q),C的計(jì)算單位為法拉(F)。
IC2為雙D觸發(fā)器CD4013中的一個(gè)觸發(fā)器,在這里被連接成雙穩(wěn)態(tài)觸發(fā)器,將Dl與oi(非)相連。 ADS902E由單穩(wěn)態(tài)觸發(fā)器IC1輸出的寬脈沖經(jīng)G、R3微分后形成觸發(fā)脈沖加至輸入端CP1,通過(guò)IC2形成對(duì)雙向晶閘管的觸發(fā)脈沖由oi輸出,經(jīng)R4加至雙向晶閘管的控制極。
IC1的輸入端與觸摸片M之間設(shè)置有良好的抗干擾電路,它由C,、R,、C2以及VD1、VD2組成。C,、C。與R.配合,能將輸入的干擾雜波濾除掉,而VD1、VD2則為C,、C2提供放電回路,使幅度較高的干擾脈沖被濾除。
R。、C。組成晶閘管保護(hù)電路,當(dāng)晶閘管被關(guān)斷時(shí),它能將電路中產(chǎn)生的反電勢(shì)吸收,確保晶閘管的使用安全。
本例的重點(diǎn)是由D觸發(fā)器CD4013組成的雙穩(wěn)態(tài)觸發(fā)器,雙穩(wěn)態(tài)觸發(fā)器在開關(guān)控制電路中起著決定性的作用。 .
(1)由D觸發(fā)器可以組成雙穩(wěn)態(tài)觸發(fā)器。雙穩(wěn)態(tài)電路的組成如圖5-39 (b)所示,將D觸發(fā)器的Q端和數(shù)據(jù)端連在一起即成,將R、S端接地,使其不參與電路的翻轉(zhuǎn)。
D觸發(fā)器有這樣一個(gè)特點(diǎn):在CP端輸入脈沖的作用下,預(yù)置在D端的數(shù)據(jù)會(huì)被轉(zhuǎn)送到Q輸出端,雙穩(wěn)態(tài)觸發(fā)器正是利用了它的這個(gè)特點(diǎn)工作的,具體的工作過(guò)程如。
當(dāng)為CP端輸入第一個(gè)脈沖時(shí),Q端輸出高電平,Q為低電平,D端與Q相連,也為低電平(此時(shí)電路進(jìn)入第一穩(wěn)態(tài),假定此穩(wěn)態(tài)是使被控電路接通),D端的低電平是為下一次翻轉(zhuǎn)時(shí)Q端變?yōu)榈碗娖綔?zhǔn)備的必要條件。
當(dāng)CP端輸入第二個(gè)脈沖時(shí),數(shù)據(jù)端D的低電平被傳送到Q端,使Q端變?yōu)榈碗娖剑?/span>砭端變?yōu)楦唠娖剑cQ相連的D端也為高電平(此時(shí)為第一穩(wěn)態(tài)結(jié)束,假定此穩(wěn)態(tài)是使被控電.路斷開,電路進(jìn)入第二穩(wěn)態(tài)),D端的高電平是為下一次翻轉(zhuǎn)時(shí)Q端變?yōu)楦唠娖綔?zhǔn)備的必要條件。
當(dāng)CP端輸入第三個(gè)脈沖時(shí),數(shù)據(jù)端D的高電平被傳迸到Q端,使Q端變?yōu)楦唠娖剑?/span>Q變?yōu)榈碗娖,進(jìn)入下一周期。
(2)由D觸發(fā)器可以組成單穩(wěn)態(tài)觸發(fā)器。單穩(wěn)態(tài)電路的組成如圖5-39 (c)所示。該電路的組成是將Q輸出端通過(guò)電阻R與電容C相連,電容C的另一端接地,在R與C的中間復(fù)位端R相連。它的工作過(guò)程如下:當(dāng)Q端輸出高電平時(shí),它會(huì)通過(guò)R向電容C充電,這時(shí)電路進(jìn)入暫穩(wěn)態(tài)。當(dāng)電容C充電使其電壓上升到電路的閥值電平時(shí),通過(guò)復(fù)位端R使電路復(fù)位,即Q端翻轉(zhuǎn)為低電平,電路進(jìn)入穩(wěn)態(tài)。
單穩(wěn)態(tài)電路的延時(shí)時(shí)間可用公式:Tw—0.69RC來(lái)計(jì)算。其中:T的計(jì)算單位為秒(s),R的計(jì)算單位為歐姆(Q),C的計(jì)算單位為法拉(F)。
熱門點(diǎn)擊
- 熱敏二極管的符號(hào)
- 晶體管放大電路的交流負(fù)載線
- 泛洪式路由協(xié)議
- 電感三點(diǎn)式振蕩電路
- 晶體管穩(wěn)壓電源電路的工作原理
- 集成運(yùn)算放大器組成的多諧振蕩器
- SRS信道功控
- Flooding jf和Gossiping路
- 晶體管放大電路的習(xí)慣畫法
- MAC協(xié)議的分類
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究