數(shù)據(jù)總線的布線萬式
發(fā)布時間:2015/7/8 19:18:07 訪問次數(shù):449
為了抑制出現(xiàn)在印制線條終端的反射干擾,除了特殊需要之外,應盡可INA157UA/2K5能縮短印制線的長度并采周慢速電路,必要時可加終端匹配,即在傳輸線的末端對地和電源端各加接一個相同阻值的匹配電阻。根據(jù)經(jīng)驗,對速度較快的TTL電路,其印制線條長于lOcm以上時就應加終端匹配措施。匹配電阻的阻值應根據(jù)集成電路的輸出驅(qū)動電流及吸收電流的最大值來決定。當使用74F系列的TTL電路時,匹配電阻可采用330Q,其等效的終端阻抗為165Q。
為了避免高頻信號通過印制導線產(chǎn)生的電磁輻射,在印制電路板布線時,還應注意以下要點。
1)盡量減少印制導線的不連續(xù)性,例如,導寬度不要突變,導線的拐角大于90。,禁止環(huán)狀走線等,這樣也有利于提高印制導線耐焊接發(fā)熱的能力。
2)時鐘信號引線最容易產(chǎn)生電磁輻射干擾,走線時應與地線回路相靠近,不要在長距離內(nèi)與信號線并行。
3)總線驅(qū)動器應緊挨其欲驅(qū)動的總線,對于那些離開印制電路板的引線,驅(qū)動器應緊挨著連接器。
4)數(shù)據(jù)總線的布線應每兩根信號線之間夾一根信號地線,最好是緊挨著最不重要的地址引線放置地回路,因為后者常載有高頻電流,如圖7.6所示。
5)在印制電路板上布置高速、中速和低速邏輯電路時,應按照圖7.7的方式排列器件。
為了抑制出現(xiàn)在印制線條終端的反射干擾,除了特殊需要之外,應盡可INA157UA/2K5能縮短印制線的長度并采周慢速電路,必要時可加終端匹配,即在傳輸線的末端對地和電源端各加接一個相同阻值的匹配電阻。根據(jù)經(jīng)驗,對速度較快的TTL電路,其印制線條長于lOcm以上時就應加終端匹配措施。匹配電阻的阻值應根據(jù)集成電路的輸出驅(qū)動電流及吸收電流的最大值來決定。當使用74F系列的TTL電路時,匹配電阻可采用330Q,其等效的終端阻抗為165Q。
為了避免高頻信號通過印制導線產(chǎn)生的電磁輻射,在印制電路板布線時,還應注意以下要點。
1)盡量減少印制導線的不連續(xù)性,例如,導寬度不要突變,導線的拐角大于90。,禁止環(huán)狀走線等,這樣也有利于提高印制導線耐焊接發(fā)熱的能力。
2)時鐘信號引線最容易產(chǎn)生電磁輻射干擾,走線時應與地線回路相靠近,不要在長距離內(nèi)與信號線并行。
3)總線驅(qū)動器應緊挨其欲驅(qū)動的總線,對于那些離開印制電路板的引線,驅(qū)動器應緊挨著連接器。
4)數(shù)據(jù)總線的布線應每兩根信號線之間夾一根信號地線,最好是緊挨著最不重要的地址引線放置地回路,因為后者常載有高頻電流,如圖7.6所示。
5)在印制電路板上布置高速、中速和低速邏輯電路時,應按照圖7.7的方式排列器件。
上一篇:接地設(shè)計
熱門點擊
- 艾林( Eyring)模型是從量子力學推導出
- 浴盆曲線
- 光柵刻線數(shù)
- 海洋電池
- 壓磁材料及應用
- 中等分辨率成像光譖儀( MERIS)
- 可靠度是可靠性的概率表示
- 高能電池
- 參數(shù)漂移或阻值超差
- 為避免接地不良引入的噪聲,要遵循以下原則
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺儀器中同時實現(xiàn)時域和頻域分析,DS... [詳細]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應用研究