明導(dǎo)資訊的兩種新工具使設(shè)計(jì)師布線更加方便
發(fā)布時(shí)間:2008/5/27 0:00:00 訪問(wèn)次數(shù):579
    
    
    明導(dǎo)資訊最近升級(jí)了它的fpga boardlink,使這種工具能夠根據(jù)fpga設(shè)計(jì)師最新的fpga布局布線結(jié)果,自動(dòng)更新pcb設(shè)計(jì)軟件中的引腳布置。與
    
    此同時(shí),該公司為它的capital harness systems系列產(chǎn)品新增了一種用于線束設(shè)計(jì)的原理圖生成工具。
    
    “fpga boardlink工具是fpga供應(yīng)商與pcb設(shè)計(jì)師之間的單向聯(lián)系紐帶!泵鲗(dǎo)資訊系統(tǒng)設(shè)計(jì)部臺(tái)式機(jī)解決方案總監(jiān)bob potock表示,“隨著
    
    fpga供應(yīng)商生產(chǎn)的器件超過(guò)1,500個(gè)引腳,我們無(wú)法創(chuàng)建能適合所有原理圖的單一符號(hào),而且在pcb上給這種規(guī)模的器件布線是一項(xiàng)十分耗時(shí)的
    
    工作。此外,在一個(gè)典型設(shè)計(jì)周期內(nèi)fpga的引腳布置會(huì)修改3至5次,而且每個(gè)fpga都要求新創(chuàng)自定義符號(hào)!
    
    而fpga boardlink允許pcb設(shè)計(jì)師將大的符號(hào)分割成多個(gè)更易管理的小符號(hào),從而方便于表達(dá)原理圖,并縮短為公司數(shù)據(jù)庫(kù)創(chuàng)建fpga符號(hào)所需的
    
    時(shí)間。
    
    用戶可以根據(jù)功能或pcb設(shè)計(jì)小組的職責(zé)對(duì)分割后的符號(hào)進(jìn)行分組。然后,為了pcb布局和仿真,這些符號(hào)可以被自動(dòng)合并,并映射到fpga封裝
    
    。
    
    “fpga boardlink工具可以將用手工方式需要花兩天時(shí)間的任務(wù)縮短到幾分鐘內(nèi)完成!眕otock表示。
    
    明導(dǎo)資訊還為最新版的fpga boardlink添加了一項(xiàng)名為autowire的功能。“當(dāng)用戶第一次放置某個(gè)符號(hào)時(shí),該工具將自動(dòng)在此符號(hào)上配注信號(hào)
    
    名稱!眕otock說(shuō)。
    
    fpga boardlink是作為design architect、board architect、board station pcb 和dxdesigner工具的一項(xiàng)免費(fèi)功能提供給用戶的。
    
    fpga boardlink還支持以下fpga供應(yīng)商的專有工具套件:賽靈思的ise alliance、altera的quartus和maxplus ii以及actel的designer。
    
    capital logic工具
    
    與此同時(shí),明導(dǎo)資訊公司為它的capital harness systems系列產(chǎn)品新增了一種用于線束設(shè)計(jì)的原理圖生成工具。通常,汽車、飛機(jī)或電器的電
    
    子系統(tǒng)都是由上百英尺長(zhǎng)的走線和許多芯片組成的,而這個(gè)名為capital logic的工具能夠自動(dòng)生成這些走線和芯片的原理圖。
    
    “一輛典型的汽車擁有2,500多根導(dǎo)線,它們被包含在16到25個(gè)線束中。此外,典型的汽車線束設(shè)計(jì)可能有多達(dá)200個(gè)輸入變量。”明導(dǎo)資訊公
    
    司配線系統(tǒng)業(yè)務(wù)部行銷總監(jiān)enrique ortega解釋道,“以前,當(dāng)設(shè)計(jì)發(fā)生變化時(shí),開(kāi)發(fā)人員需要多次同步更新對(duì)對(duì)象的描述,而采用capital
    
    logic后,數(shù)據(jù)在整個(gè)設(shè)計(jì)過(guò)程中只需輸入一次!
    
    “capital logic工具將減少設(shè)計(jì)發(fā)生錯(cuò)誤的機(jī)率,并縮短完成線束設(shè)計(jì)任務(wù)所需的工程時(shí)間。在此之前,完成這項(xiàng)任務(wù)需要占用線束設(shè)計(jì)工程
    
    師三分之一以上的開(kāi)發(fā)時(shí)間,”ortega表示。
    
    capital logic采用了明導(dǎo)資訊最新的綜合技術(shù),能直接根據(jù)底層數(shù)據(jù)生成設(shè)計(jì)的視圖。這使設(shè)計(jì)師可以避免因?yàn)榫束設(shè)計(jì)的每次變化而重新繪
    
    制線束原理草圖,明導(dǎo)資訊表示。
    
    “視圖綜合技術(shù)具有多種用途,從再現(xiàn)傳統(tǒng)數(shù)據(jù)到生成文檔的特殊視圖等,”ortega表示。
    
    該工具還包含了明導(dǎo)資訊的capital manager數(shù)據(jù)庫(kù)技術(shù),允許用戶管理項(xiàng)目、用戶權(quán)限和元件與符號(hào)庫(kù)。capital logic還能根據(jù)數(shù)據(jù)庫(kù)生成
    
    
    
    
    明導(dǎo)資訊最近升級(jí)了它的fpga boardlink,使這種工具能夠根據(jù)fpga設(shè)計(jì)師最新的fpga布局布線結(jié)果,自動(dòng)更新pcb設(shè)計(jì)軟件中的引腳布置。與
    
    此同時(shí),該公司為它的capital harness systems系列產(chǎn)品新增了一種用于線束設(shè)計(jì)的原理圖生成工具。
    
    “fpga boardlink工具是fpga供應(yīng)商與pcb設(shè)計(jì)師之間的單向聯(lián)系紐帶!泵鲗(dǎo)資訊系統(tǒng)設(shè)計(jì)部臺(tái)式機(jī)解決方案總監(jiān)bob potock表示,“隨著
    
    fpga供應(yīng)商生產(chǎn)的器件超過(guò)1,500個(gè)引腳,我們無(wú)法創(chuàng)建能適合所有原理圖的單一符號(hào),而且在pcb上給這種規(guī)模的器件布線是一項(xiàng)十分耗時(shí)的
    
    工作。此外,在一個(gè)典型設(shè)計(jì)周期內(nèi)fpga的引腳布置會(huì)修改3至5次,而且每個(gè)fpga都要求新創(chuàng)自定義符號(hào)!
    
    而fpga boardlink允許pcb設(shè)計(jì)師將大的符號(hào)分割成多個(gè)更易管理的小符號(hào),從而方便于表達(dá)原理圖,并縮短為公司數(shù)據(jù)庫(kù)創(chuàng)建fpga符號(hào)所需的
    
    時(shí)間。
    
    用戶可以根據(jù)功能或pcb設(shè)計(jì)小組的職責(zé)對(duì)分割后的符號(hào)進(jìn)行分組。然后,為了pcb布局和仿真,這些符號(hào)可以被自動(dòng)合并,并映射到fpga封裝
    
    。
    
    “fpga boardlink工具可以將用手工方式需要花兩天時(shí)間的任務(wù)縮短到幾分鐘內(nèi)完成。”potock表示。
    
    明導(dǎo)資訊還為最新版的fpga boardlink添加了一項(xiàng)名為autowire的功能!爱(dāng)用戶第一次放置某個(gè)符號(hào)時(shí),該工具將自動(dòng)在此符號(hào)上配注信號(hào)
    
    名稱!眕otock說(shuō)。
    
    fpga boardlink是作為design architect、board architect、board station pcb 和dxdesigner工具的一項(xiàng)免費(fèi)功能提供給用戶的。
    
    fpga boardlink還支持以下fpga供應(yīng)商的專有工具套件:賽靈思的ise alliance、altera的quartus和maxplus ii以及actel的designer。
    
    capital logic工具
    
    與此同時(shí),明導(dǎo)資訊公司為它的capital harness systems系列產(chǎn)品新增了一種用于線束設(shè)計(jì)的原理圖生成工具。通常,汽車、飛機(jī)或電器的電
    
    子系統(tǒng)都是由上百英尺長(zhǎng)的走線和許多芯片組成的,而這個(gè)名為capital logic的工具能夠自動(dòng)生成這些走線和芯片的原理圖。
    
    “一輛典型的汽車擁有2,500多根導(dǎo)線,它們被包含在16到25個(gè)線束中。此外,典型的汽車線束設(shè)計(jì)可能有多達(dá)200個(gè)輸入變量!泵鲗(dǎo)資訊公
    
    司配線系統(tǒng)業(yè)務(wù)部行銷總監(jiān)enrique ortega解釋道,“以前,當(dāng)設(shè)計(jì)發(fā)生變化時(shí),開(kāi)發(fā)人員需要多次同步更新對(duì)對(duì)象的描述,而采用capital
    
    logic后,數(shù)據(jù)在整個(gè)設(shè)計(jì)過(guò)程中只需輸入一次!
    
    “capital logic工具將減少設(shè)計(jì)發(fā)生錯(cuò)誤的機(jī)率,并縮短完成線束設(shè)計(jì)任務(wù)所需的工程時(shí)間。在此之前,完成這項(xiàng)任務(wù)需要占用線束設(shè)計(jì)工程
    
    師三分之一以上的開(kāi)發(fā)時(shí)間,”ortega表示。
    
    capital logic采用了明導(dǎo)資訊最新的綜合技術(shù),能直接根據(jù)底層數(shù)據(jù)生成設(shè)計(jì)的視圖。這使設(shè)計(jì)師可以避免因?yàn)榫束設(shè)計(jì)的每次變化而重新繪
    
    制線束原理草圖,明導(dǎo)資訊表示。
    
    “視圖綜合技術(shù)具有多種用途,從再現(xiàn)傳統(tǒng)數(shù)據(jù)到生成文檔的特殊視圖等,”ortega表示。
    
    該工具還包含了明導(dǎo)資訊的capital manager數(shù)據(jù)庫(kù)技術(shù),允許用戶管理項(xiàng)目、用戶權(quán)限和元件與符號(hào)庫(kù)。capital logic還能根據(jù)數(shù)據(jù)庫(kù)生成
    
    
熱門點(diǎn)擊
- 汽車平順性評(píng)價(jià)試驗(yàn)中的試驗(yàn)數(shù)據(jù)處理
- 車用點(diǎn)火線圈的性能測(cè)試與檢修
- 車載DVD或MP3連續(xù)播放解決方案
- 車內(nèi)電子式氣候控制系統(tǒng) 創(chuàng)造車內(nèi)外兩種截然不
- 用于汽車網(wǎng)絡(luò)的LIN協(xié)議分析
- 飛思卡爾的車內(nèi)CAN/LIN網(wǎng)絡(luò)解決方案
- 什么是OBD車載診斷系統(tǒng)?
- 效率優(yōu)于反激式拓?fù)涞腟EPIC電源方案
- 一種電動(dòng)汽車用的超級(jí)電容控制器
- ESC在防止車輛傾翻事故中的性能與效果
推薦技術(shù)資料
- 按鈕與燈的互動(dòng)實(shí)例
- 現(xiàn)在趕快去看看這個(gè)目錄卞有什么。FGA15N120AN... [詳細(xì)]
- 100A全集成電源模塊R
- Teseo-VIC6A GNSS車用精準(zhǔn)定位
- 高效先進(jìn)封裝工藝
- 模數(shù)轉(zhuǎn)換器 (Analog-to-Digit
- 集成模數(shù)轉(zhuǎn)換器(ADC)
- 128 通道20 位電流數(shù)字轉(zhuǎn)換器̴
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究