平均傳輸延遲時間
發(fā)布時間:2016/12/13 23:01:52 訪問次數(shù):4354
平均傳輸延遲時間。緯d是衡量門電路開關(guān)速度的參數(shù),是指輸出波形邊沿的0,比廠m至輸入MSL2021-IN波形對應(yīng)邊沿0,5Um的時問間隔,如圖14.6(a)所示。圖中,rrllI'為導(dǎo)通延遲時間,∠pdΙ為截止延遲時間,平均傳輸延遲時間為rpd測試電路如圖14.6(b)所示,由于TTI'門電路的延遲時間較小,直接測量時對信號發(fā)生器和示波器的性能要求較高,故實驗采用測量由奇數(shù)個與非門組成的環(huán)形振蕩器的振蕩周期T來求得。其I作原理是:假設(shè)電路在接通電源后某一瞬間,電路中的A點為邏輯“1”,經(jīng)過3級門的延時后,使A點由原來的邏輯△”變?yōu)檫壿嫛癘”;再經(jīng)過3級門的延時后,A點電平又重新回到邏輯“1”。電路的其他各點電平也跟隨變化。這說明使A點發(fā)生一個周期的振蕩,必須經(jīng)過6級門的延遲時間。
平均傳輸延遲時間。緯d是衡量門電路開關(guān)速度的參數(shù),是指輸出波形邊沿的0,比廠m至輸入MSL2021-IN波形對應(yīng)邊沿0,5Um的時問間隔,如圖14.6(a)所示。圖中,rrllI'為導(dǎo)通延遲時間,∠pdΙ為截止延遲時間,平均傳輸延遲時間為rpd測試電路如圖14.6(b)所示,由于TTI'門電路的延遲時間較小,直接測量時對信號發(fā)生器和示波器的性能要求較高,故實驗采用測量由奇數(shù)個與非門組成的環(huán)形振蕩器的振蕩周期T來求得。其I作原理是:假設(shè)電路在接通電源后某一瞬間,電路中的A點為邏輯“1”,經(jīng)過3級門的延時后,使A點由原來的邏輯△”變?yōu)檫壿嫛癘”;再經(jīng)過3級門的延時后,A點電平又重新回到邏輯“1”。電路的其他各點電平也跟隨變化。這說明使A點發(fā)生一個周期的振蕩,必須經(jīng)過6級門的延遲時間。
熱門點擊
- 整流橋的主要參數(shù)有反向峰值電壓
- 平均傳輸延遲時間
- 單發(fā)脈沖發(fā)生器實驗
- IPM的參數(shù)
- 觀察競爭冒險現(xiàn)象
- 實驗儀器與器件
- 晶閘管中頻電源的工作原理
- 復(fù)習(xí)有關(guān)寄存器的內(nèi)容
- 逆變電路有關(guān)波形
- 負載電流LI和負載電壓
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺儀器中同時實現(xiàn)時域和頻域分析,DS... [詳細]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究