W181內(nèi)部原理框圖
發(fā)布時間:2017/3/18 21:48:53 訪問次數(shù):642
W181采用了頻率鎖相環(huán)(PLL)技術(shù)來調(diào)制輸人時鐘,出時鐘,它的頻率可緩慢地掃過一個接近于輸入信號的窄帶。ACT4088US-T如圖1-6所示。
輸人基準(zhǔn)信號通過分頻器除以o后輸人到鑒相器中。來自ⅤCo的信號被反饋分頻器除以P后也送到鑒相器中。PLL迫使ⅤCo輸出信號的頻率發(fā)生變化直到被分頻后的輸出信號和被分頻的基準(zhǔn)信號在鑒相器的輸人端匹配。輸出頻率等于基準(zhǔn)頻率的P/Q的比例倍(注意:對于W181輸出頻率等于輸人頻率)。擴(kuò)展頻譜頻率時鐘發(fā)生的獨(dú)特性在于一個調(diào)制波形在輸人端經(jīng)過疊加才進(jìn)人ⅤC0中,這使得ⅤCo的輸出能緩慢掃過預(yù)置頻帶。
W181采用了頻率鎖相環(huán)(PLL)技術(shù)來調(diào)制輸人時鐘,出時鐘,它的頻率可緩慢地掃過一個接近于輸入信號的窄帶。ACT4088US-T如圖1-6所示。
輸人基準(zhǔn)信號通過分頻器除以o后輸人到鑒相器中。來自ⅤCo的信號被反饋分頻器除以P后也送到鑒相器中。PLL迫使ⅤCo輸出信號的頻率發(fā)生變化直到被分頻后的輸出信號和被分頻的基準(zhǔn)信號在鑒相器的輸人端匹配。輸出頻率等于基準(zhǔn)頻率的P/Q的比例倍(注意:對于W181輸出頻率等于輸人頻率)。擴(kuò)展頻譜頻率時鐘發(fā)生的獨(dú)特性在于一個調(diào)制波形在輸人端經(jīng)過疊加才進(jìn)人ⅤC0中,這使得ⅤCo的輸出能緩慢掃過預(yù)置頻帶。
熱門點(diǎn)擊
- 數(shù)字集成電路的多余端通常不允許被懸空
- RJ-45插頭″插座(水晶頭)
- 數(shù)字集成電路的分類與特點(diǎn)
- 主要特性參數(shù)
- 集成基準(zhǔn)電壓源
- 根據(jù)結(jié)構(gòu)和工作方式
- 對于外調(diào)制輸出方式,可按照如下步驟產(chǎn)生波形
- 控制單元電路設(shè)計規(guī)則
- 分系統(tǒng)間的連接電纜和連接器的設(shè)計要協(xié)調(diào)一致
- W181內(nèi)部原理框圖
推薦技術(shù)資料
- 單片機(jī)版光立方的制作
- N視頻: http://v.youku.comN_sh... [詳細(xì)]
- AMOLED顯示驅(qū)動芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計
- GB300 超級芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究