為避免高頻信號通過PCB走線時產(chǎn)生電磁輻射
發(fā)布時間:2017/10/13 21:21:26 訪問次數(shù):1372
為避免高頻信號通過PCB走線時產(chǎn)生電磁輻射,在PCB布線時還應(yīng)注意以下幾點。 NUP2105LT1G
(1)布線盡可能把同一輸出而電流方向相反的信號走線平行布線,以消除磁場干擾。
(2)盡量減少PCB走線阻抗的不連續(xù)性,如走線寬度不要突變、走線拐角應(yīng)大于⒛°等。
(3)時鐘信號線最容易產(chǎn)生電磁輻射騷擾,走線時應(yīng)與地線回路盡量靠近。
(4)總線驅(qū)動器應(yīng)緊挨其欲驅(qū)動的總線。對于那些離開PCB的走線,驅(qū)動器應(yīng)緊挨著連接器布置。
(5)由于瞬變電流在PCB走線上所產(chǎn)生的沖擊干擾主要由走線的電感成分造成的,因此應(yīng)盡量減小PCB走線的電感量。PCB走線的電感量與其長度成正比,與其寬度成反比,因而短而粗的導(dǎo)線對抑制干擾是有利的。時鐘走線、總線驅(qū)動器走線常常載有大的瞬變電流,PCB走線要盡可能短粗。對于分立元器仵電路,PCB走線寬度在1.5mm左右時,即可滿足要求;對于集成電路,PCB走線寬度可在0.2~1.0mm之間選擇。
為避免高頻信號通過PCB走線時產(chǎn)生電磁輻射,在PCB布線時還應(yīng)注意以下幾點。 NUP2105LT1G
(1)布線盡可能把同一輸出而電流方向相反的信號走線平行布線,以消除磁場干擾。
(2)盡量減少PCB走線阻抗的不連續(xù)性,如走線寬度不要突變、走線拐角應(yīng)大于⒛°等。
(3)時鐘信號線最容易產(chǎn)生電磁輻射騷擾,走線時應(yīng)與地線回路盡量靠近。
(4)總線驅(qū)動器應(yīng)緊挨其欲驅(qū)動的總線。對于那些離開PCB的走線,驅(qū)動器應(yīng)緊挨著連接器布置。
(5)由于瞬變電流在PCB走線上所產(chǎn)生的沖擊干擾主要由走線的電感成分造成的,因此應(yīng)盡量減小PCB走線的電感量。PCB走線的電感量與其長度成正比,與其寬度成反比,因而短而粗的導(dǎo)線對抑制干擾是有利的。時鐘走線、總線驅(qū)動器走線常常載有大的瞬變電流,PCB走線要盡可能短粗。對于分立元器仵電路,PCB走線寬度在1.5mm左右時,即可滿足要求;對于集成電路,PCB走線寬度可在0.2~1.0mm之間選擇。
熱門點擊
- CVD是用來制備二氧化硅介質(zhì)薄膜的主要工藝方
- 電子產(chǎn)品裝配過程中常用的圖紙有哪些?
- 載流子遷移率提高技術(shù)
- 薄層金屬沉積需要良好的臺階覆蓋性
- 天線距離地平面的高度應(yīng)在規(guī)定的范圍內(nèi)變化
- 電流返回的最低阻抗通道并非是最短路徑高
- 為避免高頻信號通過PCB走線時產(chǎn)生電磁輻射
- 信號的邊沿速率也是越來越快
- 集成電路的識別與檢測
- 工藝文件的管理要求
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究