電源濾波電路
發(fā)布時(shí)間:2019/1/6 18:02:08 訪問次數(shù):3245
按照以上分析,重新設(shè)計(jì)產(chǎn)品的濾波電路,如圖4.50所示,設(shè)計(jì)好的新濾波電路是由值為⒉mH的共模電感LcM和值為33OO pF的Y電容(C、】、C、2)及值為1uF的Ⅹ電容Cx組成的低通濾波器電路。CYl、Cv和共模電感LcM一起濾除共模騷擾;C\和Lc"所產(chǎn)生的漏感一起濾除差模騷擾。 INA128UA
圖4.50電源濾波電路
圖4.51是濾波電路更改后的電源端口傳導(dǎo)騷擾測(cè)試頻譜圖,從圖4.51可以看出,中低頻傳導(dǎo)干擾(0,15~1MHz范圍)有明顯的改善。但是發(fā)現(xiàn)1~10MHz之間的傳導(dǎo)騷擾有所上升。
圖4,51 濾波電路更改后的電源端口傳導(dǎo)騷擾測(cè)試頻譜圖
1~10MHz之間的傳導(dǎo)騷擾有所上升,主要是由于大共模電感線圈問的寄生電容造成的,在不減小總共模電感量的情況下,使用兩級(jí)濾波有助于減小電容電感的寄生參數(shù),并提高高頻濾波效果。圖4.52所示的是一級(jí)濾波和兩級(jí)濾波的衰減特性對(duì)比情況。從圖4.52中
的曲線可以看出,頻率高于“A”點(diǎn)所對(duì)應(yīng)的頻率時(shí),使用兩級(jí)濾波效果將取得更大的衰減量。
按照以上分析,重新設(shè)計(jì)產(chǎn)品的濾波電路,如圖4.50所示,設(shè)計(jì)好的新濾波電路是由值為⒉mH的共模電感LcM和值為33OO pF的Y電容(C、】、C、2)及值為1uF的Ⅹ電容Cx組成的低通濾波器電路。CYl、Cv和共模電感LcM一起濾除共模騷擾;C\和Lc"所產(chǎn)生的漏感一起濾除差模騷擾。 INA128UA
圖4.50電源濾波電路
圖4.51是濾波電路更改后的電源端口傳導(dǎo)騷擾測(cè)試頻譜圖,從圖4.51可以看出,中低頻傳導(dǎo)干擾(0,15~1MHz范圍)有明顯的改善。但是發(fā)現(xiàn)1~10MHz之間的傳導(dǎo)騷擾有所上升。
圖4,51 濾波電路更改后的電源端口傳導(dǎo)騷擾測(cè)試頻譜圖
1~10MHz之間的傳導(dǎo)騷擾有所上升,主要是由于大共模電感線圈問的寄生電容造成的,在不減小總共模電感量的情況下,使用兩級(jí)濾波有助于減小電容電感的寄生參數(shù),并提高高頻濾波效果。圖4.52所示的是一級(jí)濾波和兩級(jí)濾波的衰減特性對(duì)比情況。從圖4.52中
的曲線可以看出,頻率高于“A”點(diǎn)所對(duì)應(yīng)的頻率時(shí),使用兩級(jí)濾波效果將取得更大的衰減量。
熱門點(diǎn)擊
- CISPR25標(biāo)準(zhǔn)中規(guī)定了輻射發(fā)射限值
- 濾波是利用阻抗失配的原理來進(jìn)行的
- 氣體放電管的續(xù)流遮斷是設(shè)計(jì)電路需要重點(diǎn)考慮的
- 電源線、LISN、EUT、EUT接地線及參考
- 電源濾波電路
- OPA2374AIDCNR分子的共振能量傳遞
- 由于DB連接器外殼及機(jī)殼與內(nèi)部電路的地平面、
- CP2是PCB2與金屬外殼之間的寄生電容
- OPA2347EA/250光致激發(fā)是分子對(duì)光
- 對(duì)于PCB工作地與金屬外殼之間互連時(shí)所形成的
推薦技術(shù)資料
- 基準(zhǔn)電壓的提供
- 開始的時(shí)候,想使用LM385作為基準(zhǔn),HIN202EC... [詳細(xì)]
- 超低功耗角度位置傳感器參數(shù)技術(shù)
- 四路輸出 DC/DC 降壓電源
- 降壓變換器和升降壓變換器優(yōu)特點(diǎn)
- 業(yè)界首創(chuàng)可在線編程電源模塊 m
- 可編程門陣列 (FPGA)智能 電源解決方案
- 高效先進(jìn)封裝工藝
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究