應(yīng)選擇集成度高并符合EMC設(shè)計(jì)要求的邏輯器件
發(fā)布時(shí)間:2019/2/3 15:30:57 訪問次數(shù):416
必要時(shí),應(yīng)選擇集成度高并符合EMC設(shè)計(jì)要求的邏輯器件,盡量具備以下特性。HD74HC540P
(1)電源及地的引腳較近和/或多個(gè)電源及地線引腳。
(2)輸出電壓波動(dòng)性小。
(3)可控開關(guān)速率。
(4)與傳輸線匹配的I/0電路。
(5)差動(dòng)信號(hào)傳輸。
(6)地線反射較低。
(7)對(duì)ESD及其他干擾現(xiàn)象具各抗擾性。
(8)輸人電容小。
(9)輸出級(jí)驅(qū)動(dòng)能力不超過最大實(shí)際應(yīng)用的需求。
(10)電源瞬態(tài)電流低。
這些參數(shù)的最大值、最小值應(yīng)由其生產(chǎn)商――注明。
高技術(shù)邏輯器件的生產(chǎn)商可以提供詳盡的EMC設(shè)計(jì)手冊(cè)指導(dǎo)器件使用。設(shè)計(jì)人員要了解這些并嚴(yán)格按要求去設(shè)計(jì)。詳盡的EMC設(shè)計(jì)手冊(cè)表明生產(chǎn)商關(guān)Jb的是用戶的真正需求,這在選擇器件時(shí)是必須考慮的因素。
在早期設(shè)計(jì)階段,如果E的EMC特性不清楚,可以通過一個(gè)簡(jiǎn)單功能電路(至少時(shí)鐘電路要I作)進(jìn)行各種EMC測(cè)試,條件允許時(shí)要盡量在高速數(shù)據(jù)傳輸狀態(tài)完成操作。發(fā)射測(cè)試可方便地在標(biāo)準(zhǔn)測(cè)試臺(tái)上進(jìn)行,用來篩選出那些明顯比其他器件噪聲小得多的器件?箶_度篩選測(cè)試可采用同樣的方式進(jìn)行,以尋找能承受更大干擾的器件。這種篩選方式同樣適用于模擬器件。由于EMC所面臨的問題大多是共模騷擾,因此共模扼流圈是常用的抑制共模
騷擾的元器件之一。這里就給大家簡(jiǎn)單介紹一下共模扼流圈的原理及使用情況。共模扼流圈是一個(gè)以鐵氧體為磁芯的共模騷擾抑制器件。它由兩個(gè)尺寸相同、匝數(shù)相同的線圈對(duì)稱繞制在同一個(gè)鐵氧體環(huán)形磁芯上,形成一個(gè)四端器件,對(duì)于共模信號(hào)呈現(xiàn)出大電感具有抑制作用,而對(duì)于差模信號(hào)呈現(xiàn)出很小的漏電感(幾乎不起作用)。其工作原理是流過共模電流時(shí)磁環(huán)中的磁通相互疊加,從而具有相當(dāng)大的電感量,對(duì)共模電流起到抑制作用,而當(dāng)兩線圈流過差模電流時(shí),磁環(huán)中的磁通相互抵消,幾乎沒有電感量,所以差模電流可以無衰減地通過。因此共模扼流圈在平衡線路中能有效地抑制共模騷擾信號(hào),而對(duì)線路正常傳輸的差模信號(hào)無影響。
插座對(duì)EMC很不利,建議直接在PCB上焊接表貼芯片。使用時(shí),選擇具有較短引線和較小體積的£芯片則更好,BGA及類似芯片封裝的IC在目前是較好的選擇。安裝在座上的(更糟的是插座本身帶有電池)可編程只讀存儲(chǔ)器(PR0M)的發(fā)射及敏感特性經(jīng)常會(huì)使一個(gè)本來良好的設(shè)計(jì)變壞。因此,最好采用直接焊接到電路板上的表貼可編程儲(chǔ)存器。其他£器件只要能直接焊接到PCB上,就盡量不要
使用插座。
必要時(shí),應(yīng)選擇集成度高并符合EMC設(shè)計(jì)要求的邏輯器件,盡量具備以下特性。HD74HC540P
(1)電源及地的引腳較近和/或多個(gè)電源及地線引腳。
(2)輸出電壓波動(dòng)性小。
(3)可控開關(guān)速率。
(4)與傳輸線匹配的I/0電路。
(5)差動(dòng)信號(hào)傳輸。
(6)地線反射較低。
(7)對(duì)ESD及其他干擾現(xiàn)象具各抗擾性。
(8)輸人電容小。
(9)輸出級(jí)驅(qū)動(dòng)能力不超過最大實(shí)際應(yīng)用的需求。
(10)電源瞬態(tài)電流低。
這些參數(shù)的最大值、最小值應(yīng)由其生產(chǎn)商――注明。
高技術(shù)邏輯器件的生產(chǎn)商可以提供詳盡的EMC設(shè)計(jì)手冊(cè)指導(dǎo)器件使用。設(shè)計(jì)人員要了解這些并嚴(yán)格按要求去設(shè)計(jì)。詳盡的EMC設(shè)計(jì)手冊(cè)表明生產(chǎn)商關(guān)Jb的是用戶的真正需求,這在選擇器件時(shí)是必須考慮的因素。
在早期設(shè)計(jì)階段,如果E的EMC特性不清楚,可以通過一個(gè)簡(jiǎn)單功能電路(至少時(shí)鐘電路要I作)進(jìn)行各種EMC測(cè)試,條件允許時(shí)要盡量在高速數(shù)據(jù)傳輸狀態(tài)完成操作。發(fā)射測(cè)試可方便地在標(biāo)準(zhǔn)測(cè)試臺(tái)上進(jìn)行,用來篩選出那些明顯比其他器件噪聲小得多的器件?箶_度篩選測(cè)試可采用同樣的方式進(jìn)行,以尋找能承受更大干擾的器件。這種篩選方式同樣適用于模擬器件。由于EMC所面臨的問題大多是共模騷擾,因此共模扼流圈是常用的抑制共模
騷擾的元器件之一。這里就給大家簡(jiǎn)單介紹一下共模扼流圈的原理及使用情況。共模扼流圈是一個(gè)以鐵氧體為磁芯的共模騷擾抑制器件。它由兩個(gè)尺寸相同、匝數(shù)相同的線圈對(duì)稱繞制在同一個(gè)鐵氧體環(huán)形磁芯上,形成一個(gè)四端器件,對(duì)于共模信號(hào)呈現(xiàn)出大電感具有抑制作用,而對(duì)于差模信號(hào)呈現(xiàn)出很小的漏電感(幾乎不起作用)。其工作原理是流過共模電流時(shí)磁環(huán)中的磁通相互疊加,從而具有相當(dāng)大的電感量,對(duì)共模電流起到抑制作用,而當(dāng)兩線圈流過差模電流時(shí),磁環(huán)中的磁通相互抵消,幾乎沒有電感量,所以差模電流可以無衰減地通過。因此共模扼流圈在平衡線路中能有效地抑制共模騷擾信號(hào),而對(duì)線路正常傳輸的差模信號(hào)無影響。
插座對(duì)EMC很不利,建議直接在PCB上焊接表貼芯片。使用時(shí),選擇具有較短引線和較小體積的£芯片則更好,BGA及類似芯片封裝的IC在目前是較好的選擇。安裝在座上的(更糟的是插座本身帶有電池)可編程只讀存儲(chǔ)器(PR0M)的發(fā)射及敏感特性經(jīng)常會(huì)使一個(gè)本來良好的設(shè)計(jì)變壞。因此,最好采用直接焊接到電路板上的表貼可編程儲(chǔ)存器。其他£器件只要能直接焊接到PCB上,就盡量不要
使用插座。
熱門點(diǎn)擊
- 電容器的型號(hào)命名方法
- 變?nèi)荻䴓O管與普通二極管一樣
- 對(duì)網(wǎng)口變壓器初級(jí)邊下的所有平面層進(jìn)行挖空處理
- 高頻電磁場(chǎng)屏蔽原理
- 芯片在使用早期會(huì)有較高的失效比率
- 電源端子及其他端子騷擾電壓/電流
- 共模扼流圈的作用主要是濾除低頻共模干擾
- 當(dāng)MOSFET的器件尺寸縮得非常小
- 用數(shù)字萬用表檢測(cè)電位器
- 浪涌電壓高于最大持續(xù)運(yùn)行電壓
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究