信號(hào)線的布置最好根據(jù)信號(hào)的流向順序安排
發(fā)布時(shí)間:2019/2/5 19:14:37 訪問次數(shù):1036
不相容的信號(hào)線(數(shù)字與模擬、高速與低速、大電流與小電流、高電壓與低電壓等)應(yīng)相互遠(yuǎn)離,不要平行走線。分布在不同層上的信號(hào)線走向應(yīng)相互垂直。 JM1aN-TMP-DC24V這樣可以減少線間的電場(chǎng)和磁場(chǎng)耦合干擾。
信號(hào)線的布置最好根據(jù)信號(hào)的流向順序安排。一個(gè)電路的輸出信號(hào)線不要再折回輸人信號(hào)線區(qū)域。
信號(hào)線不要離印制板邊緣太近,留有的寬度應(yīng)至少大于軌線層和地線層的距離 (約為0.15mm),否則會(huì)引起特性阻抗變化,而且容易產(chǎn)生邊緣場(chǎng),增加向外的 輻射。
時(shí)鐘發(fā)生器如果有多個(gè)負(fù)載,則扇出不能用樹形結(jié)構(gòu)走線,而應(yīng)用蜘蛛網(wǎng)形結(jié) 構(gòu)走線,即所有的時(shí)鐘負(fù)載直接與時(shí)鐘功率驅(qū)動(dòng)器相互連接。 PCB是電子產(chǎn)品最基本的部件,也是絕大部分電子元器件的載體。當(dāng)一個(gè)產(chǎn) 品的PCB設(shè)計(jì)完成后,可以說其核心電路的騷擾和抗擾特性就基本已經(jīng)確定下來 了,要想再提高其EMC特性,就只能通過接口電路的濾波和外殼的屏蔽來“圍追 堵截”了,這樣不但大大增加了產(chǎn)品的后續(xù)成本,也增加了產(chǎn)品的復(fù)雜程度,從 而降低了產(chǎn)品的可靠性?梢哉f一個(gè)好的PCB可以解決大部分的電磁騷擾問題, 只要同時(shí)在接口電路排板時(shí)增加適當(dāng)瞬態(tài)抑制器件和濾波電路就可以同時(shí)解決大部 分抗擾度問題。
高速信號(hào)線要盡可能的短,以免干擾其他信號(hào)線。在雙面板上,必要時(shí)可在高速信號(hào)線兩邊加隔離地線。多層板上所有高速時(shí)鐘線都應(yīng)根據(jù)時(shí)鐘線的長(zhǎng)短,采用相應(yīng)的屏蔽措施。
所謂阻抗匹配即信號(hào)線的負(fù)載應(yīng)與信號(hào)線的特性阻抗相等。特性阻抗與信號(hào)線的寬度、與地線層的距離以及板材的介電常數(shù)等物理因素有關(guān),是信號(hào)線的固有特性。阻抗不匹配將引起傳輸信號(hào)的反射,使數(shù)字波形產(chǎn)生振蕩,造成邏輯混亂。通常信號(hào)線的負(fù)載是IC輸人腳,阻抗基本穩(wěn)定。造成不匹配的原因主要是信號(hào)線走線過程中本身的特性阻抗的變化,如走線的寬窄不一、走線拐彎、經(jīng)過過孔等。所以布線時(shí)應(yīng)采取措施,使得信號(hào)線全程走線的特性阻抗保持不變。高速信號(hào)線盡量布置在PCB同一層上,不經(jīng)過過孔。一般數(shù)字信號(hào)線應(yīng)避免穿過兩個(gè)以上的過孔。信號(hào)線拐9O°直角會(huì)產(chǎn)生特性阻抗變化,所以拐角處應(yīng)設(shè)計(jì)成弧形或走線的外側(cè)用兩個(gè)笱°角連接過渡。
不相容的信號(hào)線(數(shù)字與模擬、高速與低速、大電流與小電流、高電壓與低電壓等)應(yīng)相互遠(yuǎn)離,不要平行走線。分布在不同層上的信號(hào)線走向應(yīng)相互垂直。 JM1aN-TMP-DC24V這樣可以減少線間的電場(chǎng)和磁場(chǎng)耦合干擾。
信號(hào)線的布置最好根據(jù)信號(hào)的流向順序安排。一個(gè)電路的輸出信號(hào)線不要再折回輸人信號(hào)線區(qū)域。
信號(hào)線不要離印制板邊緣太近,留有的寬度應(yīng)至少大于軌線層和地線層的距離 (約為0.15mm),否則會(huì)引起特性阻抗變化,而且容易產(chǎn)生邊緣場(chǎng),增加向外的 輻射。
時(shí)鐘發(fā)生器如果有多個(gè)負(fù)載,則扇出不能用樹形結(jié)構(gòu)走線,而應(yīng)用蜘蛛網(wǎng)形結(jié) 構(gòu)走線,即所有的時(shí)鐘負(fù)載直接與時(shí)鐘功率驅(qū)動(dòng)器相互連接。 PCB是電子產(chǎn)品最基本的部件,也是絕大部分電子元器件的載體。當(dāng)一個(gè)產(chǎn) 品的PCB設(shè)計(jì)完成后,可以說其核心電路的騷擾和抗擾特性就基本已經(jīng)確定下來 了,要想再提高其EMC特性,就只能通過接口電路的濾波和外殼的屏蔽來“圍追 堵截”了,這樣不但大大增加了產(chǎn)品的后續(xù)成本,也增加了產(chǎn)品的復(fù)雜程度,從 而降低了產(chǎn)品的可靠性?梢哉f一個(gè)好的PCB可以解決大部分的電磁騷擾問題, 只要同時(shí)在接口電路排板時(shí)增加適當(dāng)瞬態(tài)抑制器件和濾波電路就可以同時(shí)解決大部 分抗擾度問題。
高速信號(hào)線要盡可能的短,以免干擾其他信號(hào)線。在雙面板上,必要時(shí)可在高速信號(hào)線兩邊加隔離地線。多層板上所有高速時(shí)鐘線都應(yīng)根據(jù)時(shí)鐘線的長(zhǎng)短,采用相應(yīng)的屏蔽措施。
所謂阻抗匹配即信號(hào)線的負(fù)載應(yīng)與信號(hào)線的特性阻抗相等。特性阻抗與信號(hào)線的寬度、與地線層的距離以及板材的介電常數(shù)等物理因素有關(guān),是信號(hào)線的固有特性。阻抗不匹配將引起傳輸信號(hào)的反射,使數(shù)字波形產(chǎn)生振蕩,造成邏輯混亂。通常信號(hào)線的負(fù)載是IC輸人腳,阻抗基本穩(wěn)定。造成不匹配的原因主要是信號(hào)線走線過程中本身的特性阻抗的變化,如走線的寬窄不一、走線拐彎、經(jīng)過過孔等。所以布線時(shí)應(yīng)采取措施,使得信號(hào)線全程走線的特性阻抗保持不變。高速信號(hào)線盡量布置在PCB同一層上,不經(jīng)過過孔。一般數(shù)字信號(hào)線應(yīng)避免穿過兩個(gè)以上的過孔。信號(hào)線拐9O°直角會(huì)產(chǎn)生特性阻抗變化,所以拐角處應(yīng)設(shè)計(jì)成弧形或走線的外側(cè)用兩個(gè)笱°角連接過渡。
熱門點(diǎn)擊
- 浪涌測(cè)試的目的
- 快恢復(fù)二極管(FRD)、
- CS115(電纜束注入脈沖激勵(lì)傳導(dǎo)敏感度)測(cè)
- 反向特性是指給二極管加反向電壓
- 單層銅線編織層:單層編織層主要考慮的是經(jīng)濟(jì)性
- 電阻器是電子電路中應(yīng)用最廣泛的一種元器件
- 汽車電子、電氣零部件的靜電放電測(cè)試步驟
- 浪涌保護(hù)電路設(shè)計(jì)的“盲點(diǎn)”不可忽略
- 測(cè)量電位器一個(gè)固定端與滑動(dòng)端之間的阻值
- 三基色與混色方法
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究