電路板設(shè)計(jì)者必須在主要的電磁干擾信號(hào)輸出處設(shè)置濾波器
發(fā)布時(shí)間:2019/2/9 14:23:03 訪問次數(shù):679
電路板設(shè)計(jì)者必須在主要的電磁干擾信號(hào)輸出處設(shè)置濾波器,但是那些信號(hào)需要濾波卻往往難以確定。一個(gè)時(shí)鐘源驅(qū)動(dòng)一個(gè)或兩個(gè)主集成電路時(shí),OG-542925在時(shí)鐘信號(hào)上設(shè)置濾波器可能是一個(gè)有效的解決方案。
低通濾波器只能降低很少的主時(shí)鐘頻率和前兩個(gè)或三個(gè)諧波的電磁干擾。
濾波器為輸出驅(qū)動(dòng)器附加阻性和容性負(fù)載,從而增加了能量消耗。通過信號(hào)直流電平除以輸出端等效電阻可以估算出阻性電流。
RC濾波器占用了電路板的空間,使成本增加。當(dāng)多路信號(hào)走線均使用單獨(dú)的濾波器時(shí),更是如此。
通過控制上升/下降時(shí)閭抑制電磁干擾
增加單端時(shí)鐘和信號(hào)的上升/下降時(shí)間是減少諧波電磁干擾的有效途徑。時(shí)鐘諧波的振幅作為上升/下降時(shí)間的函數(shù)(假設(shè)上升和下降時(shí)間一致)。因此,在不犧牲電壓擺幅情況下,與RC濾波器相比,增加上升/下降時(shí)間可以減少更多的諧波電磁干擾。
如時(shí)鐘、數(shù)據(jù)、地址和控制信號(hào)等,幾乎任何電子信號(hào)的快速變化都會(huì)產(chǎn)生電 磁騷擾。隨著人們對(duì)電子電器設(shè)備的性能需求越來(lái)越高,時(shí)鐘速度也在不斷提高。 為了滿足越來(lái)越嚴(yán)格的建立時(shí)間(建立時(shí)間是指時(shí)鐘信號(hào)上升之前,數(shù)據(jù)脈沖必 須穩(wěn)定建立的時(shí)間)和保持時(shí)間(保持時(shí)間是指時(shí)鐘建立之后數(shù)據(jù)脈沖必須維持 穩(wěn)定的時(shí)間)需求,信號(hào)的跳變變得越來(lái)越快。大多數(shù)單端驅(qū)動(dòng)程序如LⅤC0MS由推挽式電路組成。在此類電路中,驅(qū)動(dòng)程序的最大驅(qū)動(dòng)力及有效負(fù)載電容限定了上升/下降時(shí)間。因此,兩種方法可以提高上升/下降時(shí)間:
(1)增加負(fù)載電容。此方法的缺點(diǎn)是增加了電流消耗。
(2)降低輸出電流驅(qū)動(dòng)。此方法不增加電流消耗,但對(duì)可編程的時(shí)鐘器件的輸出驅(qū)動(dòng)強(qiáng)度有要求。一些時(shí)鐘器件和大型IC的輸出緩沖器允許調(diào)整驅(qū)動(dòng)強(qiáng)度。電子產(chǎn)品的時(shí)鐘頻率和信號(hào)速度的增加使電磁干擾問題更加嚴(yán)重,而擴(kuò)展頻譜 的方法對(duì)信號(hào)進(jìn)行調(diào)制,將信號(hào)能量擴(kuò)展到一個(gè)較寬的頻率范圍內(nèi),能有效抑制系 統(tǒng)的電磁干擾。
這種減少電磁干擾方法的主要有以下缺點(diǎn):
(1)只減少了時(shí)鐘諧波的電磁干擾:
(2)可能無(wú)法充分地改變高速時(shí)鐘和信號(hào)的上升/下降時(shí)間。
電路板設(shè)計(jì)者必須在主要的電磁干擾信號(hào)輸出處設(shè)置濾波器,但是那些信號(hào)需要濾波卻往往難以確定。一個(gè)時(shí)鐘源驅(qū)動(dòng)一個(gè)或兩個(gè)主集成電路時(shí),OG-542925在時(shí)鐘信號(hào)上設(shè)置濾波器可能是一個(gè)有效的解決方案。
低通濾波器只能降低很少的主時(shí)鐘頻率和前兩個(gè)或三個(gè)諧波的電磁干擾。
濾波器為輸出驅(qū)動(dòng)器附加阻性和容性負(fù)載,從而增加了能量消耗。通過信號(hào)直流電平除以輸出端等效電阻可以估算出阻性電流。
RC濾波器占用了電路板的空間,使成本增加。當(dāng)多路信號(hào)走線均使用單獨(dú)的濾波器時(shí),更是如此。
通過控制上升/下降時(shí)閭抑制電磁干擾
增加單端時(shí)鐘和信號(hào)的上升/下降時(shí)間是減少諧波電磁干擾的有效途徑。時(shí)鐘諧波的振幅作為上升/下降時(shí)間的函數(shù)(假設(shè)上升和下降時(shí)間一致)。因此,在不犧牲電壓擺幅情況下,與RC濾波器相比,增加上升/下降時(shí)間可以減少更多的諧波電磁干擾。
如時(shí)鐘、數(shù)據(jù)、地址和控制信號(hào)等,幾乎任何電子信號(hào)的快速變化都會(huì)產(chǎn)生電 磁騷擾。隨著人們對(duì)電子電器設(shè)備的性能需求越來(lái)越高,時(shí)鐘速度也在不斷提高。 為了滿足越來(lái)越嚴(yán)格的建立時(shí)間(建立時(shí)間是指時(shí)鐘信號(hào)上升之前,數(shù)據(jù)脈沖必 須穩(wěn)定建立的時(shí)間)和保持時(shí)間(保持時(shí)間是指時(shí)鐘建立之后數(shù)據(jù)脈沖必須維持 穩(wěn)定的時(shí)間)需求,信號(hào)的跳變變得越來(lái)越快。大多數(shù)單端驅(qū)動(dòng)程序如LⅤC0MS由推挽式電路組成。在此類電路中,驅(qū)動(dòng)程序的最大驅(qū)動(dòng)力及有效負(fù)載電容限定了上升/下降時(shí)間。因此,兩種方法可以提高上升/下降時(shí)間:
(1)增加負(fù)載電容。此方法的缺點(diǎn)是增加了電流消耗。
(2)降低輸出電流驅(qū)動(dòng)。此方法不增加電流消耗,但對(duì)可編程的時(shí)鐘器件的輸出驅(qū)動(dòng)強(qiáng)度有要求。一些時(shí)鐘器件和大型IC的輸出緩沖器允許調(diào)整驅(qū)動(dòng)強(qiáng)度。電子產(chǎn)品的時(shí)鐘頻率和信號(hào)速度的增加使電磁干擾問題更加嚴(yán)重,而擴(kuò)展頻譜 的方法對(duì)信號(hào)進(jìn)行調(diào)制,將信號(hào)能量擴(kuò)展到一個(gè)較寬的頻率范圍內(nèi),能有效抑制系 統(tǒng)的電磁干擾。
這種減少電磁干擾方法的主要有以下缺點(diǎn):
(1)只減少了時(shí)鐘諧波的電磁干擾:
(2)可能無(wú)法充分地改變高速時(shí)鐘和信號(hào)的上升/下降時(shí)間。
熱門點(diǎn)擊
- 話筒的主要參數(shù)有
- CS116(10kHz~1OO MHz電纜和
- 帶阻三極管
- RE102(10kHz~18GHz電場(chǎng)輻射發(fā)
- 電源濾波器與PCB地應(yīng)以低阻抗連接
- 檢測(cè)LED數(shù)碼管使用萬(wàn)用表的R×10kΩ擋
- 排阻又稱電阻排
- PCB是所有精密電路設(shè)計(jì)中往往容易忽略的部件
- 靜電干擾電流的放電路徑主要有兩條
- 對(duì)于開關(guān)電源的輻射發(fā)射問題
推薦技術(shù)資料
- 驅(qū)動(dòng)板的原理分析
- 先來(lái)看看原理圖。圖8所示為底板及其驅(qū)動(dòng)示意圖,F(xiàn)M08... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究