HN16FS2001D Q和0端的波形
發(fā)布時間:2019/10/16 21:43:06 訪問次數(shù):1445
HN16FS2001D圖題5.2,3所示鎖存器的E、R、s端的輸人信號波形如圖題5,2.4所示,試畫出Q和Q端的波形,設(shè)初態(tài)Q=0ˇ
若圖5,2,8(a)所示電路的初始狀態(tài)為0=1,E、s、R端的輸人信號如圖題5.2.5所示,試畫出相應(yīng)Q和0端的波形。
試用1片八D鎖存器74HC373設(shè)計一個能鎖存2位BCD碼信號的鎖存電路。假定三態(tài)輸出使能端OE=0,鎖存器原輸出G Q6osQ4=1001(9D),Q3020l O。=0100(4D),而輸人為D7D6D含D4=1001(9D),D3D2DID()=0101(5D),畫出鎖存器鎖存新數(shù)據(jù)前、后使能端IE應(yīng)輸人的波形和相應(yīng)0。的波形。
觸發(fā)器的電路結(jié)構(gòu)和工作原理,觸發(fā)器的邏輯電路如圖題5.3,1所示,確定其屬于何種電路結(jié)構(gòu)的觸發(fā)器并分析工作原理。
觸發(fā)器的邏輯電路如圖題5.3.2所示,確定其應(yīng)屬于何種電路結(jié)構(gòu)的觸發(fā)器。
觸發(fā)器的邏輯電路如圖題5,3.3所示,確定其應(yīng)屬于何種電路結(jié)構(gòu)的觸根據(jù)對圖5.3.7的電路分析,列出其功能表。
圖5.3.5的維持阻塞D觸發(fā)器在D=1時保
圖5,3,7中觸發(fā)器電路的動態(tài)特性參數(shù)為15 ns。畫出這種觸發(fā)器的定時圖。
5.4 觸發(fā)器的邏輯功能,持時間莎H為零,分析其原因。
上升沿觸發(fā)和下降沿觸發(fā)的D觸發(fā)器邏輯符號及時鐘信號CP(CP)和D的波形如圖題5,4.1所示。分別畫出它們的Q端波形。設(shè)觸發(fā)器的初始狀態(tài)為0。
邏輯電路如圖題5.4,4所示
電路如圖題5.4.5所示,設(shè)波形,試畫出在CP作用下,φ。、φ1、φ2各觸發(fā)器的初態(tài)為0,畫出在CP脈D和φ3的波形。
試用卡諾圖化簡表5.4.2表達(dá)的邏輯關(guān)系,并將結(jié)果與式(5.4.2)核對。
設(shè)下降沿觸發(fā)的JK觸發(fā)器初始狀態(tài)為0,CP、J、K信號如圖題5.4.3所示,試畫出觸發(fā)器Q端的輸出波形沖作用下Q端.
HN16FS2001D圖題5.2,3所示鎖存器的E、R、s端的輸人信號波形如圖題5,2.4所示,試畫出Q和Q端的波形,設(shè)初態(tài)Q=0ˇ
若圖5,2,8(a)所示電路的初始狀態(tài)為0=1,E、s、R端的輸人信號如圖題5.2.5所示,試畫出相應(yīng)Q和0端的波形。
試用1片八D鎖存器74HC373設(shè)計一個能鎖存2位BCD碼信號的鎖存電路。假定三態(tài)輸出使能端OE=0,鎖存器原輸出G Q6osQ4=1001(9D),Q3020l O。=0100(4D),而輸人為D7D6D含D4=1001(9D),D3D2DID()=0101(5D),畫出鎖存器鎖存新數(shù)據(jù)前、后使能端IE應(yīng)輸人的波形和相應(yīng)0。的波形。
觸發(fā)器的電路結(jié)構(gòu)和工作原理,觸發(fā)器的邏輯電路如圖題5.3,1所示,確定其屬于何種電路結(jié)構(gòu)的觸發(fā)器并分析工作原理。
觸發(fā)器的邏輯電路如圖題5.3.2所示,確定其應(yīng)屬于何種電路結(jié)構(gòu)的觸發(fā)器。
觸發(fā)器的邏輯電路如圖題5,3.3所示,確定其應(yīng)屬于何種電路結(jié)構(gòu)的觸根據(jù)對圖5.3.7的電路分析,列出其功能表。
圖5.3.5的維持阻塞D觸發(fā)器在D=1時保
圖5,3,7中觸發(fā)器電路的動態(tài)特性參數(shù)為15 ns。畫出這種觸發(fā)器的定時圖。
5.4 觸發(fā)器的邏輯功能,持時間莎H為零,分析其原因。
上升沿觸發(fā)和下降沿觸發(fā)的D觸發(fā)器邏輯符號及時鐘信號CP(CP)和D的波形如圖題5,4.1所示。分別畫出它們的Q端波形。設(shè)觸發(fā)器的初始狀態(tài)為0。
邏輯電路如圖題5.4,4所示
電路如圖題5.4.5所示,設(shè)波形,試畫出在CP作用下,φ。、φ1、φ2各觸發(fā)器的初態(tài)為0,畫出在CP脈D和φ3的波形。
試用卡諾圖化簡表5.4.2表達(dá)的邏輯關(guān)系,并將結(jié)果與式(5.4.2)核對。
設(shè)下降沿觸發(fā)的JK觸發(fā)器初始狀態(tài)為0,CP、J、K信號如圖題5.4.3所示,試畫出觸發(fā)器Q端的輸出波形沖作用下Q端.
上一篇:XC1701LPC時序邏輯
熱門點擊
- 典型配電線載波通信系統(tǒng)組成
- 數(shù)據(jù)通信系統(tǒng)的組成,DTE、DCE設(shè)備各有哪
- ICS9159F-10卡諾圖法化簡邏輯函數(shù)
- M37470M3-053SP 接插件的額定電
- eljre12njf2靈活處理的方法
- P502-2復(fù)雜可編程邏輯器件
- 7150-05-10 電壓傳輸特性
- HD6412392TE20寄存
- 0362007.M 邏輯函數(shù)簡邏輯函數(shù)的方法
- 09670255615金屬化紙介電容器
推薦技術(shù)資料
- 硬盤式MP3播放器終級改
- 一次偶然的機(jī)會我結(jié)識了NE0 2511,那是一個遠(yuǎn)方的... [詳細(xì)]
- MPS 啟動器開發(fā)板/評估套件(EVKT/P
- 12V、6A 四路降壓電源管理 IC
- 數(shù)字恒定導(dǎo)通時間控制模式(COT)
- 同步降壓PWM DC-DC線性
- ADC 技術(shù)參數(shù)與應(yīng)用需求之
- 反激變換器傳導(dǎo)和輻射電磁干擾分
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究