MAX4788EXST觸發(fā)器時(shí)鐘信號
發(fā)布時(shí)間:2019/10/17 21:41:49 訪問次數(shù):1340
MAX4788EXST下面以兩個(gè)實(shí)例來說明異步時(shí)序電路的分析過程。
例6,4,1 分析圖6.4.1所示邏輯電路。
圖6,4.1 例6.4,1的邏輯電路圖
解:在圖6,4,1所示的電路中,兩觸發(fā)器FFO和FFI的CP0和CP1未共用時(shí)鐘信號,故屬于異步時(shí)序電路。
列出各邏輯方程組,這時(shí)需要考慮各觸發(fā)器時(shí)鐘信號CP″的作用:只有cpn=1發(fā)生后,觸發(fā)器才可能轉(zhuǎn)換狀態(tài),當(dāng)cp″=0,即幣.=1時(shí),觸發(fā)器應(yīng)保持原態(tài)。因此,觸發(fā)器的特性方程中應(yīng)引人cpn而改寫為如下的狀態(tài)方程組
Q0n+1+1=q0qfh+qgkjh=q0n+qcp (6.4.1)
式(6.4.1)和式(6,4.2)中右邊的第二項(xiàng)表示,當(dāng)觸發(fā)器沒有時(shí)鐘信號作用時(shí),狀態(tài)保持不變。
列出狀態(tài)表,列狀態(tài)表的方法與同步時(shí)序電路分析過程基本相似,只是還應(yīng)注意各觸發(fā)器是否存在吼=1,因此,可在狀態(tài)表中增加cp()、cpl兩列。對應(yīng)于輸人信號C乙K的每一個(gè)上升沿,cpO=1,將cp。和FFO的現(xiàn)態(tài)Q:代入式(6.4.1),從而得到Q:十1。因?yàn)橹挥袑?yīng)于O0由0到1的跳變,才有印1=1,而對應(yīng)于Qo由1到0的轉(zhuǎn)換9吼=0,所以在每一次0。的狀態(tài)轉(zhuǎn)換后,應(yīng)首先根據(jù)FF1時(shí)鐘信號的邏輯表達(dá)式確定cp1,然后將FF1的現(xiàn)態(tài)Ol和相應(yīng)的cp1代入式(6.4.2),求得其次態(tài)o:+1。如果從0IQ:為00開始推導(dǎo),可以得到如表6.4,1所示的狀態(tài)表。
畫出狀態(tài)圖和時(shí)序圖
由表6.4.1所示的狀態(tài)表可畫出如圖6.4.2所示的狀態(tài)圖。
狀態(tài)不確定
圖6.4.2 例6.4.1的狀態(tài)圖 圖6.4.3 例6.4.1的時(shí)序圖
根據(jù)狀態(tài)圖和具體觸發(fā)器的傳輸延遲時(shí)間rpLH和莎pHL’可以畫出時(shí)序圖,如圖6.4.3所示?梢钥闯,由于兩個(gè)觸發(fā)器異步翻轉(zhuǎn)之間存在延遲,電路有短時(shí)間存在著不確定的狀態(tài),如果使用74HCT74雙D觸發(fā)器實(shí)現(xiàn)圖6.4.1所示.
MAX4788EXST下面以兩個(gè)實(shí)例來說明異步時(shí)序電路的分析過程。
例6,4,1 分析圖6.4.1所示邏輯電路。
圖6,4.1 例6.4,1的邏輯電路圖
解:在圖6,4,1所示的電路中,兩觸發(fā)器FFO和FFI的CP0和CP1未共用時(shí)鐘信號,故屬于異步時(shí)序電路。
列出各邏輯方程組,這時(shí)需要考慮各觸發(fā)器時(shí)鐘信號CP″的作用:只有cpn=1發(fā)生后,觸發(fā)器才可能轉(zhuǎn)換狀態(tài),當(dāng)cp″=0,即幣.=1時(shí),觸發(fā)器應(yīng)保持原態(tài)。因此,觸發(fā)器的特性方程中應(yīng)引人cpn而改寫為如下的狀態(tài)方程組
Q0n+1+1=q0qfh+qgkjh=q0n+qcp (6.4.1)
式(6.4.1)和式(6,4.2)中右邊的第二項(xiàng)表示,當(dāng)觸發(fā)器沒有時(shí)鐘信號作用時(shí),狀態(tài)保持不變。
列出狀態(tài)表,列狀態(tài)表的方法與同步時(shí)序電路分析過程基本相似,只是還應(yīng)注意各觸發(fā)器是否存在吼=1,因此,可在狀態(tài)表中增加cp()、cpl兩列。對應(yīng)于輸人信號C乙K的每一個(gè)上升沿,cpO=1,將cp。和FFO的現(xiàn)態(tài)Q:代入式(6.4.1),從而得到Q:十1。因?yàn)橹挥袑?yīng)于O0由0到1的跳變,才有印1=1,而對應(yīng)于Qo由1到0的轉(zhuǎn)換9吼=0,所以在每一次0。的狀態(tài)轉(zhuǎn)換后,應(yīng)首先根據(jù)FF1時(shí)鐘信號的邏輯表達(dá)式確定cp1,然后將FF1的現(xiàn)態(tài)Ol和相應(yīng)的cp1代入式(6.4.2),求得其次態(tài)o:+1。如果從0IQ:為00開始推導(dǎo),可以得到如表6.4,1所示的狀態(tài)表。
畫出狀態(tài)圖和時(shí)序圖
由表6.4.1所示的狀態(tài)表可畫出如圖6.4.2所示的狀態(tài)圖。
狀態(tài)不確定
圖6.4.2 例6.4.1的狀態(tài)圖 圖6.4.3 例6.4.1的時(shí)序圖
根據(jù)狀態(tài)圖和具體觸發(fā)器的傳輸延遲時(shí)間rpLH和莎pHL’可以畫出時(shí)序圖,如圖6.4.3所示?梢钥闯,由于兩個(gè)觸發(fā)器異步翻轉(zhuǎn)之間存在延遲,電路有短時(shí)間存在著不確定的狀態(tài),如果使用74HCT74雙D觸發(fā)器實(shí)現(xiàn)圖6.4.1所示.
熱門點(diǎn)擊
- 典型配電線載波通信系統(tǒng)組成
- 數(shù)據(jù)通信系統(tǒng)的組成,DTE、DCE設(shè)備各有哪
- ICS9159F-10卡諾圖法化簡邏輯函數(shù)
- M37470M3-053SP 接插件的額定電
- eljre12njf2靈活處理的方法
- P502-2復(fù)雜可編程邏輯器件
- 7150-05-10 電壓傳輸特性
- HD6412392TE20寄存
- 0362007.M 邏輯函數(shù)簡邏輯函數(shù)的方法
- 09670255615金屬化紙介電容器
推薦技術(shù)資料
- 硬盤式MP3播放器終級改
- 一次偶然的機(jī)會我結(jié)識了NE0 2511,那是一個(gè)遠(yuǎn)方的... [詳細(xì)]
- RA Arm Cortex-M
- 110V, 75A RMS集成
- 微型C語言可編程處理器技術(shù)參數(shù)
- iNEMO系統(tǒng)級封裝 (SiP
- 首款 EVC 技術(shù)ST31N
- 嵌入式Flash技術(shù)制造ST54L芯片
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究