DSP產(chǎn)品高速和低功耗特點(diǎn)時(shí)鐘頻率160MHz的存儲(chǔ)器結(jié)構(gòu)
發(fā)布時(shí)間:2022/11/30 23:48:12 訪問次數(shù):360
隨著消費(fèi)類電子和汽車電子產(chǎn)品制造商面臨盡可能快速和經(jīng)濟(jì)有效地將各種產(chǎn)品投放市場(chǎng)的挑戰(zhàn),他們?nèi)找骊P(guān)注能夠?qū)崿F(xiàn)創(chuàng)新并且支持不斷變化的市場(chǎng)需求,同時(shí)又能滿足音頻和視頻處理本身嚴(yán)格要求的可編程器件。
可編程Blackfin處理器能夠滿足他們嚴(yán)格的性能、功耗和集成要求,培養(yǎng)他們快速將新產(chǎn)品代投放市場(chǎng)的能力,這比起成本昂貴和設(shè)計(jì)費(fèi)時(shí)的ASIC解決方案是一個(gè)很大的優(yōu)勢(shì),嵌入式DSP產(chǎn)品將蓬勃增長。
這兩種Blackfin處理器現(xiàn)在都可提供樣片。其中一種是ADSP-BF561雙內(nèi)核750 MHz處理器,具有對(duì)稱多處理(SMP)系統(tǒng)結(jié)構(gòu)。
μPD77214型DSP新產(chǎn)品是利用5層布線的CMOS工藝制造的,柵欄條寬為0.13μm,在4.27mm×5.14mm的芯片上集成1300萬個(gè)晶體管。正是由于它是利用先進(jìn)半導(dǎo)體工藝制造的,該DSP產(chǎn)品具有高速和低功耗特點(diǎn),時(shí)鐘頻率為160MHz,每單位處理性能消耗的電流為0.35mA/MIPS。
產(chǎn)品性能如下:它在以往的聲音編碼/譯碼接口等基礎(chǔ)上,裝備有REC656格式的數(shù)字化視頻接口,幀存儲(chǔ)器用16位寬度的同步DRAM接口;可執(zhí)行VGA規(guī)模的JPEG靜止圖像捕捉,VGA規(guī)模15幀/秒的MPEG4視頻編碼、譯碼等視頻處理任務(wù)。
內(nèi)核宏模塊(Core Macro)構(gòu)成的層次化設(shè)計(jì)方法。實(shí)際上,它就是當(dāng)今流行的利用IP Core的設(shè)計(jì)自動(dòng)化方法,其關(guān)鍵在于NEC成功地測(cè)試和調(diào)整出該DSP系統(tǒng)。因?yàn)槔肐P Core設(shè)計(jì)芯片容易,但是要保證系統(tǒng)正確無誤,測(cè)試和調(diào)整十分困難。
DSP產(chǎn)品的體系結(jié)構(gòu)分為以下兩個(gè)層次,其一是DSP Core和Peripheral Core,再者是芯片內(nèi)置的存儲(chǔ)器。關(guān)于DSP Core部分,包括有32位的指令總線,16位寬度的數(shù)據(jù)總線(X-數(shù)據(jù)總線,Y-數(shù)據(jù)總線),它是掌管運(yùn)算器、程序控制部件和數(shù)據(jù)尋址部件等體系結(jié)構(gòu)的內(nèi)核(Core)。
外圍電路內(nèi)核是由各個(gè)接口電路和DSP Core和內(nèi)置存儲(chǔ)器之間的接口控制電路等構(gòu)成的。芯片內(nèi)置存儲(chǔ)器是體系結(jié)構(gòu)的第2層次,有其固有的存儲(chǔ)器結(jié)構(gòu)。
來源:21ic.如涉版權(quán)請(qǐng)聯(lián)系刪除。圖片供參考
隨著消費(fèi)類電子和汽車電子產(chǎn)品制造商面臨盡可能快速和經(jīng)濟(jì)有效地將各種產(chǎn)品投放市場(chǎng)的挑戰(zhàn),他們?nèi)找骊P(guān)注能夠?qū)崿F(xiàn)創(chuàng)新并且支持不斷變化的市場(chǎng)需求,同時(shí)又能滿足音頻和視頻處理本身嚴(yán)格要求的可編程器件。
可編程Blackfin處理器能夠滿足他們嚴(yán)格的性能、功耗和集成要求,培養(yǎng)他們快速將新產(chǎn)品代投放市場(chǎng)的能力,這比起成本昂貴和設(shè)計(jì)費(fèi)時(shí)的ASIC解決方案是一個(gè)很大的優(yōu)勢(shì),嵌入式DSP產(chǎn)品將蓬勃增長。
這兩種Blackfin處理器現(xiàn)在都可提供樣片。其中一種是ADSP-BF561雙內(nèi)核750 MHz處理器,具有對(duì)稱多處理(SMP)系統(tǒng)結(jié)構(gòu)。
μPD77214型DSP新產(chǎn)品是利用5層布線的CMOS工藝制造的,柵欄條寬為0.13μm,在4.27mm×5.14mm的芯片上集成1300萬個(gè)晶體管。正是由于它是利用先進(jìn)半導(dǎo)體工藝制造的,該DSP產(chǎn)品具有高速和低功耗特點(diǎn),時(shí)鐘頻率為160MHz,每單位處理性能消耗的電流為0.35mA/MIPS。
產(chǎn)品性能如下:它在以往的聲音編碼/譯碼接口等基礎(chǔ)上,裝備有REC656格式的數(shù)字化視頻接口,幀存儲(chǔ)器用16位寬度的同步DRAM接口;可執(zhí)行VGA規(guī)模的JPEG靜止圖像捕捉,VGA規(guī)模15幀/秒的MPEG4視頻編碼、譯碼等視頻處理任務(wù)。
內(nèi)核宏模塊(Core Macro)構(gòu)成的層次化設(shè)計(jì)方法。實(shí)際上,它就是當(dāng)今流行的利用IP Core的設(shè)計(jì)自動(dòng)化方法,其關(guān)鍵在于NEC成功地測(cè)試和調(diào)整出該DSP系統(tǒng)。因?yàn)槔肐P Core設(shè)計(jì)芯片容易,但是要保證系統(tǒng)正確無誤,測(cè)試和調(diào)整十分困難。
DSP產(chǎn)品的體系結(jié)構(gòu)分為以下兩個(gè)層次,其一是DSP Core和Peripheral Core,再者是芯片內(nèi)置的存儲(chǔ)器。關(guān)于DSP Core部分,包括有32位的指令總線,16位寬度的數(shù)據(jù)總線(X-數(shù)據(jù)總線,Y-數(shù)據(jù)總線),它是掌管運(yùn)算器、程序控制部件和數(shù)據(jù)尋址部件等體系結(jié)構(gòu)的內(nèi)核(Core)。
外圍電路內(nèi)核是由各個(gè)接口電路和DSP Core和內(nèi)置存儲(chǔ)器之間的接口控制電路等構(gòu)成的。芯片內(nèi)置存儲(chǔ)器是體系結(jié)構(gòu)的第2層次,有其固有的存儲(chǔ)器結(jié)構(gòu)。
來源:21ic.如涉版權(quán)請(qǐng)聯(lián)系刪除。圖片供參考
熱門點(diǎn)擊
- 電感式編碼器可靠優(yōu)勢(shì)與中高端光學(xué)編碼器高精度
- 模塊向外發(fā)送數(shù)據(jù)時(shí)管腳485CR輸出高電平時(shí)
- DSP產(chǎn)品高速和低功耗特點(diǎn)時(shí)鐘頻率160MH
- 快速開關(guān)設(shè)計(jì)需要防電感反沖保護(hù)大功率直流總線
- SA9904B高集成度采樣芯片進(jìn)行三相電能有
- 圖像傳感器體積縮小攝像頭模組的高度最多可以減
- 2.4V供電電壓和12MHz時(shí)鐘頻率下三種模
- 跟蹤頻率變化交流采樣與DSP芯片的異步接收發(fā)
- DW系列為框架開啟式可手動(dòng)或電動(dòng)操作并輔有輔
- 通電線圈會(huì)產(chǎn)生磁場(chǎng)且磁場(chǎng)大小與電流的電路圖組
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究