二進制值或EC表推薦的校準點之間5%至10%范圍內選擇校準點
發(fā)布時間:2023/1/15 22:11:34 訪問次數:268
在最低和最高二進制值時,DAC的線性度會降低。因此,建議在外部二進制值或EC表推薦的校準點之間的5%至10%范圍內選擇校準點。進行以下計算時,我們假設選擇5%的校準點。
將DAC輸入設置為高于最低二進制值5%。計算預期的電壓輸出并將其記錄為IDEAL1。測量輸出電壓,并將其記錄為MEAS1。將DAC輸入設置為低于最高二進制值5%。計算并記錄IDEAL2。測量輸出電壓,并將其記錄為MEAS2。DAC輸入代碼(進行增益校正)偏置校正(OC):
所需的零偏置點因應用而異。用戶應該根據自己的應用定義最佳值。有些用戶可能喜歡使用0V來獲得準確的接地參考點。有些用戶喜歡使用操作范圍的中間值來盡量減少總體INL誤差。
如果開關穩(wěn)壓器以不同于設置頻率的開關頻率開關,可能是因為電路處于突發(fā)模式或脈沖跳頻模式。
但是,可能有其他原因導致在開關節(jié)點出現非連續(xù)脈沖。其中包括:一般控制環(huán)路不穩(wěn)定、達到現有的限流值、溫度超過熱關斷限值等。
開關模式電源能夠以不同于預期開關頻率的脈沖運行。這一般發(fā)生在低負載條件下。理解這種行為背后的機制,這在評估開關模式電源電路時是非常有用的。設計人員可以以此為依據,準確推斷電源是否正在可靠運行。
通常,在輸出電壓達到設定的上限閾值之前,會產生盡可能多的脈沖。之后會暫停一段時間,直到輸出電壓降到低于閾值下限。
多相機趨勢的CMOS圖像傳感器和更好的非易失性存儲器應用以及其他專業(yè)技術。成熟制程的春天來了晶圓代工行業(yè)不僅在提高對28nm制程的投資,對成熟制程整體都在考慮擴產。
在最低和最高二進制值時,DAC的線性度會降低。因此,建議在外部二進制值或EC表推薦的校準點之間的5%至10%范圍內選擇校準點。進行以下計算時,我們假設選擇5%的校準點。
將DAC輸入設置為高于最低二進制值5%。計算預期的電壓輸出并將其記錄為IDEAL1。測量輸出電壓,并將其記錄為MEAS1。將DAC輸入設置為低于最高二進制值5%。計算并記錄IDEAL2。測量輸出電壓,并將其記錄為MEAS2。DAC輸入代碼(進行增益校正)偏置校正(OC):
所需的零偏置點因應用而異。用戶應該根據自己的應用定義最佳值。有些用戶可能喜歡使用0V來獲得準確的接地參考點。有些用戶喜歡使用操作范圍的中間值來盡量減少總體INL誤差。
如果開關穩(wěn)壓器以不同于設置頻率的開關頻率開關,可能是因為電路處于突發(fā)模式或脈沖跳頻模式。
但是,可能有其他原因導致在開關節(jié)點出現非連續(xù)脈沖。其中包括:一般控制環(huán)路不穩(wěn)定、達到現有的限流值、溫度超過熱關斷限值等。
開關模式電源能夠以不同于預期開關頻率的脈沖運行。這一般發(fā)生在低負載條件下。理解這種行為背后的機制,這在評估開關模式電源電路時是非常有用的。設計人員可以以此為依據,準確推斷電源是否正在可靠運行。
通常,在輸出電壓達到設定的上限閾值之前,會產生盡可能多的脈沖。之后會暫停一段時間,直到輸出電壓降到低于閾值下限。
多相機趨勢的CMOS圖像傳感器和更好的非易失性存儲器應用以及其他專業(yè)技術。成熟制程的春天來了晶圓代工行業(yè)不僅在提高對28nm制程的投資,對成熟制程整體都在考慮擴產。