FPGA片上型邏輯糾錯(cuò)器上使用傳統(tǒng)存儲(chǔ)器相比存儲(chǔ)容量提升將近100倍
發(fā)布時(shí)間:2023/11/20 23:37:21 訪問次數(shù):308
HAPS-70系統(tǒng)的模塊化架構(gòu)使工程師能夠使用通用的原型環(huán)境來進(jìn)行IP和SoC軟件開發(fā)、軟/硬件集成和系統(tǒng)驗(yàn)證,從而減少了不同項(xiàng)目間的重復(fù)工作量。
Synopsys的Certify多FPGA原型驗(yàn)證軟件的全新“HAPS感知”功能借助正在申請(qǐng)專利的算法可將原型驗(yàn)證生產(chǎn)力提高10倍,該功能自動(dòng)進(jìn)行邏輯分區(qū)和現(xiàn)場(chǎng)硬件查詢,與手動(dòng)的分區(qū)方法相比簡(jiǎn)化了系統(tǒng)的形成。
此款新的原型驗(yàn)證系統(tǒng)還支持HAPS深度追蹤糾錯(cuò)(HAPS Deep Trace Debug)功能以實(shí)現(xiàn)更高的糾錯(cuò)效率,與FPGA片上型邏輯糾錯(cuò)器上使用的傳統(tǒng)存儲(chǔ)器相比,存儲(chǔ)容量提升了將近100倍。
全球能源法規(guī)日益嚴(yán)格,在臺(tái)式電腦、服務(wù)器和工作站等復(fù)雜的AC-DC設(shè)計(jì)中實(shí)現(xiàn)更高效率已成為一項(xiàng)挑戰(zhàn)。
同步整流器(SR)控制器可用于獲得更高的效率,但該方法會(huì)導(dǎo)致較高的待機(jī)功耗以及設(shè)計(jì)復(fù)雜性。
為幫助設(shè)計(jì)人員滿足嚴(yán)格的能源法規(guī),已開發(fā)出可提供設(shè)計(jì)靈活性并提高系統(tǒng)整體效率的FAN6224次級(jí)端同步整流器(SR)控制器。
FAN6224是首款采用mWSaver™技術(shù)的SR高端和低端控制器。
穩(wěn)定輸出的電容(CL)能與低ESR電容相對(duì)應(yīng),而且由于在內(nèi)部進(jìn)行了很好的相位補(bǔ)償即使沒有CL也能保持穩(wěn)定的工作狀態(tài)。不使用CL,可以大幅度地減少實(shí)裝面積。
通過在CE端子輸入低電平,使IC成待機(jī)狀態(tài),能把消耗電流降低到0.1μA以下。
能根據(jù)用途從超小型封裝USPN-4B02、SSOT-24、SOT-25中選擇封裝組件。是對(duì)應(yīng)EU RoHS指令、無Pb鉛、注重環(huán)保的產(chǎn)品。
http://zpfykj.51dzw.com深圳市展鵬富?萍加邢薰
HAPS-70系統(tǒng)的模塊化架構(gòu)使工程師能夠使用通用的原型環(huán)境來進(jìn)行IP和SoC軟件開發(fā)、軟/硬件集成和系統(tǒng)驗(yàn)證,從而減少了不同項(xiàng)目間的重復(fù)工作量。
Synopsys的Certify多FPGA原型驗(yàn)證軟件的全新“HAPS感知”功能借助正在申請(qǐng)專利的算法可將原型驗(yàn)證生產(chǎn)力提高10倍,該功能自動(dòng)進(jìn)行邏輯分區(qū)和現(xiàn)場(chǎng)硬件查詢,與手動(dòng)的分區(qū)方法相比簡(jiǎn)化了系統(tǒng)的形成。
此款新的原型驗(yàn)證系統(tǒng)還支持HAPS深度追蹤糾錯(cuò)(HAPS Deep Trace Debug)功能以實(shí)現(xiàn)更高的糾錯(cuò)效率,與FPGA片上型邏輯糾錯(cuò)器上使用的傳統(tǒng)存儲(chǔ)器相比,存儲(chǔ)容量提升了將近100倍。
全球能源法規(guī)日益嚴(yán)格,在臺(tái)式電腦、服務(wù)器和工作站等復(fù)雜的AC-DC設(shè)計(jì)中實(shí)現(xiàn)更高效率已成為一項(xiàng)挑戰(zhàn)。
同步整流器(SR)控制器可用于獲得更高的效率,但該方法會(huì)導(dǎo)致較高的待機(jī)功耗以及設(shè)計(jì)復(fù)雜性。
為幫助設(shè)計(jì)人員滿足嚴(yán)格的能源法規(guī),已開發(fā)出可提供設(shè)計(jì)靈活性并提高系統(tǒng)整體效率的FAN6224次級(jí)端同步整流器(SR)控制器。
FAN6224是首款采用mWSaver™技術(shù)的SR高端和低端控制器。
穩(wěn)定輸出的電容(CL)能與低ESR電容相對(duì)應(yīng),而且由于在內(nèi)部進(jìn)行了很好的相位補(bǔ)償即使沒有CL也能保持穩(wěn)定的工作狀態(tài)。不使用CL,可以大幅度地減少實(shí)裝面積。
通過在CE端子輸入低電平,使IC成待機(jī)狀態(tài),能把消耗電流降低到0.1μA以下。
能根據(jù)用途從超小型封裝USPN-4B02、SSOT-24、SOT-25中選擇封裝組件。是對(duì)應(yīng)EU RoHS指令、無Pb鉛、注重環(huán)保的產(chǎn)品。
http://zpfykj.51dzw.com深圳市展鵬富裕科技有限公司
熱門點(diǎn)擊
- 內(nèi)部集成I2C寫功能模塊晶振LED驅(qū)動(dòng)電路以
- 芯片中集成高性能DSP數(shù)字信號(hào)處理器核心及高
- FPGA片上型邏輯糾錯(cuò)器上使用傳統(tǒng)存儲(chǔ)器相比
- 尺寸的不斷加大觸摸傳感器底板與玻璃保護(hù)板的粘
- 低壓差電流沉穩(wěn)壓器提供0.5%典型LED匹配
- 對(duì)小于1Q的繞組采用雙臂電橋大于1Ω的繞組采
推薦技術(shù)資料
- 高速、單電源、軌到軌高通量放大
- 24位或16位模數(shù)轉(zhuǎn)換器(ADC0)
- 低功率、低噪聲、雙極輸入音頻運(yùn)算放大器應(yīng)用
- 步進(jìn)電機(jī)控制器DRV8824
- 精密可編程24.
- 集成混合信號(hào)片上系統(tǒng)MCUC8
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究