浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術資料 » 存 儲 器

DSP處理器與FLASH存儲器的接口設計

發(fā)布時間:2008/5/26 0:00:00 訪問次數(shù):2795

        

    

    dsp是針對實時數(shù)字信號處理而設計的數(shù)字信號處理器,由于它具有計算速度快、體積小、功耗低的突出優(yōu)點,非常適合應用于嵌入式實時系統(tǒng)。自世界上第一片通用d5p芯片tms320c10于1982年在美國t1公司產(chǎn)生以來,dsp處理器便顯示出強盛的生命力。短短二十多年,世界上許多公司便開發(fā)出各種規(guī)格的dsp處理器,并使它們在通信、自動控制、雷達、氣象、導航、機器人等許多嵌入式實時領域得到了廣泛應用。20世紀90年代后期美國ti公司推出的面向通訊領域的新一代32位的tms320c6000系列dsp芯片(簡稱c6000)是目前世界上最先進的dsp處理器,其中c62xx和c64xx為通用32位定點系列dsp處理器,c67xx為通用32位浮點系列dsp處理器,其指令速度分別高達960~4800mips和600mflops~1gflops,可與早期的巨型計算機速度相媲美,且單芯片功耗小于1.5w、采用bga封裝(小型球柵陣列)、體積也很小(最大35mm×35mm×3.5mm)。因此,這些dsp處理器將在許多科技領域發(fā)揮重要作用。

    flash存儲器是新型的可電擦除的非易失性只讀存儲器,屬于eeprom器件,與其它的rom器件相比,其存儲容量大、體積小、功耗低,特別是其具有在系統(tǒng)可編程擦寫而不需要編程器擦寫的特點,使它迅速成為存儲程序代碼和重要數(shù)據(jù)的非易失性存儲器,成為嵌入式系統(tǒng)必不可少的重要器件。dsp與flash存儲器的接口設計是嵌入式系統(tǒng)設計的一項重要技術,本文以基于三個c6201/c6701 dsp芯片開發(fā)成功的嵌入式并行圖像處理實時系統(tǒng)為例,介紹這一設計技術。

    1 c6201/c6701新一代dsp處理器

    1.1 c6201/c6701的特點及外部存儲器接口emif

    c6201為通用32位定點dsp處理器,c6701為通用32位浮點dsp處理器,它們采用并行度很高的處理器結溝,從而具有許多突出的特點:

    dsp核采用改進的超長指令字(vliw)體系結構和多流水線技術,具有8個可并行執(zhí)行的功能單元,其中6個為alu,兩個為乘法器,并分成相同功能的兩組,在沒有指令相關情況下,最高可同時執(zhí)行8條并行指令;

    ·具有32個32位通用寄存器,并分成兩組,每組16個,大大加快了計算速度;

    片上集成了大容量的高速程序存儲器和數(shù)據(jù)存儲措,最高可以200mbit/s的速度訪問,并采用改進的多總線多存儲體的哈佛結構。程序存儲器為64k字節(jié)、256位寬.每個指令周期可讀取8個指令字,還可靈活設置為高速cache使用;數(shù)據(jù)存儲器采用雙存儲塊,每個存儲塊又采用多個存儲體,可靈活支持8/16/32位數(shù)據(jù)讀寫。c6701還可支持64位訪問,每個時鐘可訪問雙32位故據(jù).c6701還可訪問雙64位ieee雙精度浮點數(shù)據(jù); 片上集成了32位外部存儲器接口emif,并且分成4個時序可編程的空間(ce0、cel、ce2、ce3),可直接支持各種規(guī)格sdram(除cel空間外)、sbsram、sram、rom、flash、fifo存儲器。同時,cel空間還可直接支持8/16位寬的異步存儲器讀訪問,emif接口信號如圖1所示;

    

    片上集成了4個主dma控制器和一個輔助dma控制器:

    片上集成了兩個32位多功能定時器;

    片上集成了兩個多通道通用串行通訊口;

    片上集成了16位宿主機hpi端口,與emif端口一起?芍С謽嫵刹⑿卸嗵幚砥飨到y(tǒng);

    片上集成的鎖相循環(huán)pll電路,具有4倍頻外部時鐘的功能,從而在外部可采用較低的時鐘電路,而在片內(nèi)可高頻(120mhz、150mhz、167mhz、200mhz)地進行計算;

    片上集成了符合ieee標準的jtag在系統(tǒng)仿真接口,大大方便了硬件調(diào)試;

    具有一個復位中斷,一個非屏蔽中斷,4個邊沿觸發(fā)的可編程的可屏蔽中斷;

    雙電源供電,內(nèi)核電源為1.8v,外圍設備電源為3.3v,功耗低于1.5w;

    采用352bga小型球柵陣列封裝,體積很;

    具有豐富的適合數(shù)字運算處理的指令集,并且所有的指令為條件轉(zhuǎn)移指令。

    c6201/c6701高度的并行結構特點、高速的時鐘頻率使其具有高達1600mips和400mmac的運算能力,比通常使用的dsp計算速度快十幾倍,甚至幾十倍,再加上其具有并行執(zhí)行、多功能、多任務的能力和豐富的指令集以及體積小、功耗低、易于使用的特點,使它非常適合在嵌入式實時系統(tǒng)中應用;同時ti公司開發(fā)了高效的c編譯器和多功能的集成開發(fā)系統(tǒng)code composer studio(簡稱ccs)以及高性能的仿真器,大大簡化程序代碼的編寫與調(diào)

        

    

    dsp是針對實時數(shù)字信號處理而設計的數(shù)字信號處理器,由于它具有計算速度快、體積小、功耗低的突出優(yōu)點,非常適合應用于嵌入式實時系統(tǒng)。自世界上第一片通用d5p芯片tms320c10于1982年在美國t1公司產(chǎn)生以來,dsp處理器便顯示出強盛的生命力。短短二十多年,世界上許多公司便開發(fā)出各種規(guī)格的dsp處理器,并使它們在通信、自動控制、雷達、氣象、導航、機器人等許多嵌入式實時領域得到了廣泛應用。20世紀90年代后期美國ti公司推出的面向通訊領域的新一代32位的tms320c6000系列dsp芯片(簡稱c6000)是目前世界上最先進的dsp處理器,其中c62xx和c64xx為通用32位定點系列dsp處理器,c67xx為通用32位浮點系列dsp處理器,其指令速度分別高達960~4800mips和600mflops~1gflops,可與早期的巨型計算機速度相媲美,且單芯片功耗小于1.5w、采用bga封裝(小型球柵陣列)、體積也很小(最大35mm×35mm×3.5mm)。因此,這些dsp處理器將在許多科技領域發(fā)揮重要作用。

    flash存儲器是新型的可電擦除的非易失性只讀存儲器,屬于eeprom器件,與其它的rom器件相比,其存儲容量大、體積小、功耗低,特別是其具有在系統(tǒng)可編程擦寫而不需要編程器擦寫的特點,使它迅速成為存儲程序代碼和重要數(shù)據(jù)的非易失性存儲器,成為嵌入式系統(tǒng)必不可少的重要器件。dsp與flash存儲器的接口設計是嵌入式系統(tǒng)設計的一項重要技術,本文以基于三個c6201/c6701 dsp芯片開發(fā)成功的嵌入式并行圖像處理實時系統(tǒng)為例,介紹這一設計技術。

    1 c6201/c6701新一代dsp處理器

    1.1 c6201/c6701的特點及外部存儲器接口emif

    c6201為通用32位定點dsp處理器,c6701為通用32位浮點dsp處理器,它們采用并行度很高的處理器結溝,從而具有許多突出的特點:

    dsp核采用改進的超長指令字(vliw)體系結構和多流水線技術,具有8個可并行執(zhí)行的功能單元,其中6個為alu,兩個為乘法器,并分成相同功能的兩組,在沒有指令相關情況下,最高可同時執(zhí)行8條并行指令;

    ·具有32個32位通用寄存器,并分成兩組,每組16個,大大加快了計算速度;

    片上集成了大容量的高速程序存儲器和數(shù)據(jù)存儲措,最高可以200mbit/s的速度訪問,并采用改進的多總線多存儲體的哈佛結構。程序存儲器為64k字節(jié)、256位寬.每個指令周期可讀取8個指令字,還可靈活設置為高速cache使用;數(shù)據(jù)存儲器采用雙存儲塊,每個存儲塊又采用多個存儲體,可靈活支持8/16/32位數(shù)據(jù)讀寫。c6701還可支持64位訪問,每個時鐘可訪問雙32位故據(jù).c6701還可訪問雙64位ieee雙精度浮點數(shù)據(jù); 片上集成了32位外部存儲器接口emif,并且分成4個時序可編程的空間(ce0、cel、ce2、ce3),可直接支持各種規(guī)格sdram(除cel空間外)、sbsram、sram、rom、flash、fifo存儲器。同時,cel空間還可直接支持8/16位寬的異步存儲器讀訪問,emif接口信號如圖1所示;

    

    片上集成了4個主dma控制器和一個輔助dma控制器:

    片上集成了兩個32位多功能定時器;

    片上集成了兩個多通道通用串行通訊口;

    片上集成了16位宿主機hpi端口,與emif端口一起。可支持構成并行多處理器系統(tǒng);

    片上集成的鎖相循環(huán)pll電路,具有4倍頻外部時鐘的功能,從而在外部可采用較低的時鐘電路,而在片內(nèi)可高頻(120mhz、150mhz、167mhz、200mhz)地進行計算;

    片上集成了符合ieee標準的jtag在系統(tǒng)仿真接口,大大方便了硬件調(diào)試;

    具有一個復位中斷,一個非屏蔽中斷,4個邊沿觸發(fā)的可編程的可屏蔽中斷;

    雙電源供電,內(nèi)核電源為1.8v,外圍設備電源為3.3v,功耗低于1.5w;

    采用352bga小型球柵陣列封裝,體積很小;

    具有豐富的適合數(shù)字運算處理的指令集,并且所有的指令為條件轉(zhuǎn)移指令。

    c6201/c6701高度的并行結構特點、高速的時鐘頻率使其具有高達1600mips和400mmac的運算能力,比通常使用的dsp計算速度快十幾倍,甚至幾十倍,再加上其具有并行執(zhí)行、多功能、多任務的能力和豐富的指令集以及體積小、功耗低、易于使用的特點,使它非常適合在嵌入式實時系統(tǒng)中應用;同時ti公司開發(fā)了高效的c編譯器和多功能的集成開發(fā)系統(tǒng)code composer studio(簡稱ccs)以及高性能的仿真器,大大簡化程序代碼的編寫與調(diào)

相關IC型號

熱門點擊

 

推薦技術資料

循線機器人是機器人入門和
    循線機器人是機器人入門和比賽最常用的控制方式,E48S... [詳細]
版權所有:51dzw.COM
深圳服務熱線:13751165337  13692101218
粵ICP備09112631號-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡技術有限公司
付款方式


 復制成功!