優(yōu)化設(shè)計(jì)方案4通道X/Ku波段射頻收發(fā)芯片驗(yàn)證設(shè)計(jì)方案實(shí)現(xiàn)性與有效性
發(fā)布時(shí)間:2024/6/2 0:47:08 訪問(wèn)次數(shù):78
一種基于限制對(duì)比度自適應(yīng)直方圖均衡與改進(jìn)多尺度的圖像去霧算法。
為解決波束賦形芯片中子電路模塊由于寄生效應(yīng)而導(dǎo)致的級(jí)聯(lián)失配問(wèn)題提出了一種優(yōu)化設(shè)計(jì)方法。該設(shè)計(jì)方法通過(guò)主動(dòng)引入相鄰器件阻抗?fàn)恳?yīng),并使其與級(jí)聯(lián)阻抗失配相抵消從而實(shí)現(xiàn)阻抗“預(yù)失配”的設(shè)計(jì)方案。
對(duì)“預(yù)失配”的技術(shù)原理以及設(shè)計(jì)流程進(jìn)行了簡(jiǎn)要分析,并通過(guò)加工一款采用優(yōu)化設(shè)計(jì)方案的4通道X/Ku波段的射頻收發(fā)芯片,驗(yàn)證了該設(shè)計(jì)方案的可實(shí)現(xiàn)性與有效性。
發(fā)射鏈路輸出功率21dBm,發(fā)射效率為15.7%,分別提升了1dB和9%。
接收鏈路噪聲系數(shù)為8.72dB,降低了1.2dB。收發(fā)鏈路最大移相均方根誤差為5.12°和5.25°,分別下降了3.17°和1.75°。
采集的圖像存在對(duì)比度差、清晰度下降等問(wèn)題。
圖像質(zhì)量的惡化制約著計(jì)算機(jī)視覺(jué)的準(zhǔn)確性和自動(dòng)化任務(wù)的效率。
石英晶體諧振器頻率的傳統(tǒng)方法有間接計(jì)算法,信號(hào)源起振法和網(wǎng)絡(luò)分析儀法,三種方法各有大的缺陷。
算法將輸入的含霧降質(zhì)圖像先經(jīng)過(guò)CLAHE算法處理,再用MSR算法處理,對(duì)圖像MSR算法處理時(shí),引入Gamma校正因子估計(jì)入射光,并對(duì)算法中的環(huán)繞函數(shù)進(jìn)行優(yōu)化。
結(jié)果表明,所提出算法處理后的圖像相比原圖,圖像的信息熵、平均梯度和標(biāo)準(zhǔn)差等方面均有提升;
根據(jù)石英晶體諧振器頻率的特點(diǎn),提出三種新的測(cè)試方法:示波器測(cè)試法,頻率計(jì)測(cè)試法和頻譜儀測(cè)試法。
深圳市裕碩科技有限公司http://yushuo.51dzw.com
一種基于限制對(duì)比度自適應(yīng)直方圖均衡與改進(jìn)多尺度的圖像去霧算法。
為解決波束賦形芯片中子電路模塊由于寄生效應(yīng)而導(dǎo)致的級(jí)聯(lián)失配問(wèn)題提出了一種優(yōu)化設(shè)計(jì)方法。該設(shè)計(jì)方法通過(guò)主動(dòng)引入相鄰器件阻抗?fàn)恳?yīng),并使其與級(jí)聯(lián)阻抗失配相抵消從而實(shí)現(xiàn)阻抗“預(yù)失配”的設(shè)計(jì)方案。
對(duì)“預(yù)失配”的技術(shù)原理以及設(shè)計(jì)流程進(jìn)行了簡(jiǎn)要分析,并通過(guò)加工一款采用優(yōu)化設(shè)計(jì)方案的4通道X/Ku波段的射頻收發(fā)芯片,驗(yàn)證了該設(shè)計(jì)方案的可實(shí)現(xiàn)性與有效性。
發(fā)射鏈路輸出功率21dBm,發(fā)射效率為15.7%,分別提升了1dB和9%。
接收鏈路噪聲系數(shù)為8.72dB,降低了1.2dB。收發(fā)鏈路最大移相均方根誤差為5.12°和5.25°,分別下降了3.17°和1.75°。
采集的圖像存在對(duì)比度差、清晰度下降等問(wèn)題。
圖像質(zhì)量的惡化制約著計(jì)算機(jī)視覺(jué)的準(zhǔn)確性和自動(dòng)化任務(wù)的效率。
石英晶體諧振器頻率的傳統(tǒng)方法有間接計(jì)算法,信號(hào)源起振法和網(wǎng)絡(luò)分析儀法,三種方法各有大的缺陷。
算法將輸入的含霧降質(zhì)圖像先經(jīng)過(guò)CLAHE算法處理,再用MSR算法處理,對(duì)圖像MSR算法處理時(shí),引入Gamma校正因子估計(jì)入射光,并對(duì)算法中的環(huán)繞函數(shù)進(jìn)行優(yōu)化。
結(jié)果表明,所提出算法處理后的圖像相比原圖,圖像的信息熵、平均梯度和標(biāo)準(zhǔn)差等方面均有提升;
根據(jù)石英晶體諧振器頻率的特點(diǎn),提出三種新的測(cè)試方法:示波器測(cè)試法,頻率計(jì)測(cè)試法和頻譜儀測(cè)試法。
深圳市裕碩科技有限公司http://yushuo.51dzw.com
熱門(mén)點(diǎn)擊
- 讀取絕緣電阻后先斷開(kāi)接至被試品高壓端連接線再
- 雙向Buck-Boost控制器和多功能于一體
- 集成電路設(shè)計(jì)技術(shù)使整個(gè)產(chǎn)品的體積小功耗低性能
- QFN使制造更容易成本更低還意味著更簡(jiǎn)單的設(shè)
- 路由器創(chuàng)建雙以太網(wǎng)端口為網(wǎng)絡(luò)附加存儲(chǔ)解決方案
- 各種安裝解決方案分別提供了單設(shè)備和多設(shè)備安裝
- 組合最大限度地提高PCB設(shè)計(jì)靈活性為設(shè)計(jì)工程
- 在同一芯片上集成所有元件確保組件參數(shù)一致性和
- 物理金屬對(duì)金屬接觸隨著時(shí)間推移而退化影響產(chǎn)品
- 延長(zhǎng)電池壽命需要盡快提高數(shù)據(jù)吞吐量和帶寬并減
推薦技術(shù)資料
- 驅(qū)動(dòng)板的原理分析
- 先來(lái)看看原理圖。圖8所示為底板及其驅(qū)動(dòng)示意圖,F(xiàn)M08... [詳細(xì)]
- 超低功耗角度位置傳感器參數(shù)技術(shù)
- 四路輸出 DC/DC 降壓電源
- 降壓變換器和升降壓變換器優(yōu)特點(diǎn)
- 業(yè)界首創(chuàng)可在線編程電源模塊 m
- 可編程門(mén)陣列 (FPGA)智能 電源解決方案
- 高效先進(jìn)封裝工藝
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究