安森美推出兩款新的時(shí)鐘分配器件NB4N121K/111K
發(fā)布時(shí)間:2008/5/28 0:00:00 訪問次數(shù):397
安森美半導(dǎo)體(on semiconductor)推出兩款新的時(shí)鐘分配器件,擴(kuò)展了高性能eclinps時(shí)鐘管理產(chǎn)品系列。新的nb4n121k和nb4n111k為全面緩沖雙列直插內(nèi)存模塊(fbdimm)應(yīng)用提供差分主時(shí)鐘信令等級(jí)(hcsl)輸出和極低傳輸延遲變異。
器件 新的nb4n121k和nb4n111k都是3.3伏(v)時(shí)鐘分配器件,帶有差分hcsl輸出,針對(duì)100、133、166、200、266、333和400mhz等典型fbdimm頻率應(yīng)用。這兩款器件采用先進(jìn)的0.25微米(μm)cmos工藝技術(shù)制造,性能遠(yuǎn)超競(jìng)爭(zhēng)產(chǎn)品——產(chǎn)生僅0.3皮秒(ps)的相加相位抖動(dòng)和不足100ps的輸出至輸出歪曲率。(每個(gè)差分對(duì)的最大傳輸延遲變異δtpd為100ps。)競(jìng)爭(zhēng)性器件的典型抖動(dòng)超過(guò)1ps時(shí),歪曲率遠(yuǎn)高于100ps。因此,安森美半導(dǎo)體最新的eclinps器件為系統(tǒng)設(shè)計(jì)人員省下更多的珍貴時(shí)序預(yù)算。 安森美半導(dǎo)體新的時(shí)鐘分配器件進(jìn)行了優(yōu)化的設(shè)計(jì)、布線和處理,將器件內(nèi)歪曲率和器件之間歪曲率降到最低。系統(tǒng)設(shè)計(jì)人員能夠利用這種出色性能為其存儲(chǔ)器控制器和fbdimm模塊分配低歪曲率、低抖動(dòng)的時(shí)鐘。兩款器件的時(shí)鐘輸入引腳還內(nèi)部整合了50歐姆(ω)的片內(nèi)端接(odt),減少元件數(shù)量和簡(jiǎn)化電路板布線。 nb4n121k是1:21或1:42的hcsl時(shí)鐘分配器件。在1:21下,該器件提供業(yè)內(nèi)最寬的扇出,能配置成2x模式,提供1:42hcsl扇出。該器件接受差分低壓正射極耦合邏輯(lvpecl)、電路模式邏輯(cml)或低壓差分信令(lvds)等級(jí),也能在配以適當(dāng)?shù)慕涣鲄⒖茧娫?vrefac)下,接受單端lvpecl、cml、低壓互補(bǔ)金屬氧化物半導(dǎo)體(lvcmos)或lvttl等級(jí)。在1x負(fù)載模式下,iref(引腳1)的輸出驅(qū)動(dòng)電流通過(guò)接地來(lái)選擇。如果配置成2x負(fù)載模式,則能夠輕易地通過(guò)連接iref到vcc來(lái)完成。 nb4n121k是1:10hcsl時(shí)鐘分配器件,接受差分lvpecl、cml或lvds輸入等級(jí),并能在配以適當(dāng)?shù)慕涣鲄⒖茧娫聪,接受單端lvpecl、cml、lvcmos或lvttl等級(jí)。 封裝和價(jià)格 nb4n121k采用符合rohs指令、52引腳、裸露焊盤qfn封裝,每1,000片的批量單價(jià)為4美元。nb4n111k采用符合rohs的32引腳、裸露焊盤qfn封裝,每1,000片的批量單價(jià)為3.75美元。 |
安森美半導(dǎo)體(on semiconductor)推出兩款新的時(shí)鐘分配器件,擴(kuò)展了高性能eclinps時(shí)鐘管理產(chǎn)品系列。新的nb4n121k和nb4n111k為全面緩沖雙列直插內(nèi)存模塊(fbdimm)應(yīng)用提供差分主時(shí)鐘信令等級(jí)(hcsl)輸出和極低傳輸延遲變異。
器件 新的nb4n121k和nb4n111k都是3.3伏(v)時(shí)鐘分配器件,帶有差分hcsl輸出,針對(duì)100、133、166、200、266、333和400mhz等典型fbdimm頻率應(yīng)用。這兩款器件采用先進(jìn)的0.25微米(μm)cmos工藝技術(shù)制造,性能遠(yuǎn)超競(jìng)爭(zhēng)產(chǎn)品——產(chǎn)生僅0.3皮秒(ps)的相加相位抖動(dòng)和不足100ps的輸出至輸出歪曲率。(每個(gè)差分對(duì)的最大傳輸延遲變異δtpd為100ps。)競(jìng)爭(zhēng)性器件的典型抖動(dòng)超過(guò)1ps時(shí),歪曲率遠(yuǎn)高于100ps。因此,安森美半導(dǎo)體最新的eclinps器件為系統(tǒng)設(shè)計(jì)人員省下更多的珍貴時(shí)序預(yù)算。 安森美半導(dǎo)體新的時(shí)鐘分配器件進(jìn)行了優(yōu)化的設(shè)計(jì)、布線和處理,將器件內(nèi)歪曲率和器件之間歪曲率降到最低。系統(tǒng)設(shè)計(jì)人員能夠利用這種出色性能為其存儲(chǔ)器控制器和fbdimm模塊分配低歪曲率、低抖動(dòng)的時(shí)鐘。兩款器件的時(shí)鐘輸入引腳還內(nèi)部整合了50歐姆(ω)的片內(nèi)端接(odt),減少元件數(shù)量和簡(jiǎn)化電路板布線。 nb4n121k是1:21或1:42的hcsl時(shí)鐘分配器件。在1:21下,該器件提供業(yè)內(nèi)最寬的扇出,能配置成2x模式,提供1:42hcsl扇出。該器件接受差分低壓正射極耦合邏輯(lvpecl)、電路模式邏輯(cml)或低壓差分信令(lvds)等級(jí),也能在配以適當(dāng)?shù)慕涣鲄⒖茧娫?vrefac)下,接受單端lvpecl、cml、低壓互補(bǔ)金屬氧化物半導(dǎo)體(lvcmos)或lvttl等級(jí)。在1x負(fù)載模式下,iref(引腳1)的輸出驅(qū)動(dòng)電流通過(guò)接地來(lái)選擇。如果配置成2x負(fù)載模式,則能夠輕易地通過(guò)連接iref到vcc來(lái)完成。 nb4n121k是1:10hcsl時(shí)鐘分配器件,接受差分lvpecl、cml或lvds輸入等級(jí),并能在配以適當(dāng)?shù)慕涣鲄⒖茧娫聪,接受單端lvpecl、cml、lvcmos或lvttl等級(jí)。 封裝和價(jià)格 nb4n121k采用符合rohs指令、52引腳、裸露焊盤qfn封裝,每1,000片的批量單價(jià)為4美元。nb4n111k采用符合rohs的32引腳、裸露焊盤qfn封裝,每1,000片的批量單價(jià)為3.75美元。 |
熱門點(diǎn)擊
- 基于CD4060的硬件看門狗技術(shù)
- 基于RFID技術(shù)的智能倉(cāng)庫(kù)管理系統(tǒng)
- ESD知識(shí)
- 城市軌道交通電力綜合監(jiān)控系統(tǒng)的結(jié)構(gòu)與網(wǎng)絡(luò)通信
- TI新一代OMAP2處理器支持WMV9與H.
- Cadence推出高級(jí)時(shí)序簽收分析系統(tǒng)Enc
- 能量管理系統(tǒng)(EMS)在湖州電網(wǎng)中的應(yīng)用
- LwIP協(xié)議在μC/OS操作系統(tǒng)中的實(shí)現(xiàn)
- 精密時(shí)鐘ISL1208及其在系統(tǒng)中的應(yīng)用
- 門球比賽計(jì)時(shí)器
推薦技術(shù)資料
- 羅盤誤差及補(bǔ)償
- 造成羅盤誤差的主要因素有傳感器誤差、其他磁材料干擾等。... [詳細(xì)]
- MOSFET 電感單片降壓開關(guān)模式變換器優(yōu)勢(shì)
- SiC MOSFET 和 IG
- 新型 電隔離無(wú)芯線性霍爾效應(yīng)電
- 業(yè)界超小絕對(duì)位置編碼器技術(shù)參數(shù)設(shè)計(jì)
- 高帶寬、更高分辨率磁角度傳感技術(shù)應(yīng)用探究
- MagAlpha 角度位置傳感
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究