全數(shù)字三相晶閘管觸發(fā)器IP軟核設(shè)計
發(fā)布時間:2008/6/3 0:00:00 訪問次數(shù):811
ip(intellectual property)就是常說的知識產(chǎn)權(quán)。美國dataquest咨詢公司將半導(dǎo)體產(chǎn)業(yè)的ip定義為用于asic、assp和pld等當(dāng)中,并且是預(yù)先設(shè)計好的電路模塊。ip核模塊有行為(behavior)、結(jié)構(gòu)(structure)和物理(physical)三級不同程度的設(shè)計。根據(jù)描述功能行為的不同,ip核分為三類,即軟核(soft ip core)、完成結(jié)構(gòu)描述的固核(firm ip core)和基于物理描述并經(jīng)過工藝驗證的硬核(hard ip core)。ip軟核通常是用hdl文本形式提交給用戶,它經(jīng)過rtl級設(shè)計優(yōu)化和功能驗證,但其中不含有任何具體的物理信息。據(jù)此,用戶可以綜合出正確的門電路級設(shè)計網(wǎng)表,并可以進行后續(xù)的結(jié)構(gòu)設(shè)計,具有很大的靈活性;借助于eda綜合工具可以很容易地與其他外部邏輯電路合成一體,根據(jù)各種不同半導(dǎo)體工藝,設(shè)計成具有不同性能的器件。本文利用先進的eda軟件,用vhdl硬件描述語言采用自頂向下的模塊化設(shè)計方法,完成了具有相序自適應(yīng)功能的雙脈沖數(shù)字移相觸發(fā)器的ip軟核設(shè)計。
1 三相全控橋整流電路
如圖1所示,三相全控橋整流電路由6只晶閘管組成。共陰極組側(cè)和共陽級組側(cè)的各3只晶閘管相互換流,在電源的一個周期內(nèi)獲得6次換流的脈動波形。三相全控橋整流電路在任何時刻必須保證有兩個不同組別的晶閘管同時導(dǎo)通才能構(gòu)成回路。換流只在本組內(nèi)進行,每隔120°換流一次。由于共陰級組與共陽級組的換流點相隔60°,所以每隔60°有一個元件換流。同組內(nèi)各晶閘管的觸發(fā)脈沖相位差為120°,接在同一相的兩個元件的觸發(fā)脈沖相位差為180°,而相鄰兩脈沖的相位差是60°。
2 ip軟核設(shè)計
2.1 觸發(fā)脈沖輸出設(shè)計思路
本設(shè)計的觸發(fā)脈沖移相是以三相的自然換相點為基準的,三相電源u、v、w輸入經(jīng)過兩兩相減并整流以后得到周期為20 ms、相位差為120°的三路方波a、b、c(如圖2所示),作為頂層模塊的同步輸入。分析觸發(fā)脈沖可以發(fā)現(xiàn),不管移相觸發(fā)角為多少,以a相的過零點作為同步點,則從同步點開始的一個周期360°內(nèi),必然產(chǎn)生6次輸出脈沖。本設(shè)計采用雙窄脈沖,每次有兩路輸出。6個晶閘管的觸發(fā)分別由a、b、c的正、負電平周期內(nèi)進行延時。例如:a的正電平周期內(nèi),以a的上升沿為起始點,經(jīng)過由移相角決定的延時后,發(fā)出vt1的觸發(fā)脈沖;在雙窄脈沖應(yīng)用中,同時發(fā)出vt6的觸發(fā)脈沖。觸發(fā)脈沖時序圖如圖3所示。
|
可以實現(xiàn)從自然換相點開始0°~180°的延時,設(shè)計思路簡單直觀,而通常設(shè)計則須區(qū)分不同的移相范圍。在外部輸入6 mhz的時鐘時,可以實現(xiàn)精度為0.003°的移相,同時還可實現(xiàn)相序自適應(yīng)。
2.2 ip軟核設(shè)計思路
采用層次化的設(shè)計思想,將模塊分為頂層模塊和子模塊,各模塊均使用vhdl五言進行設(shè)計。頂層模塊(trigger)決定整個設(shè)計的輸入/輸出接口和各個子模塊的連接關(guān)系。設(shè)計思路為:移相角的輸入由并行的16位數(shù)據(jù)線輸入,并保存在移相角寄存器中;a、b、c二相輸入作為移相觸發(fā)輸出的基準,根據(jù)移相角寄存器中的延時值對相應(yīng)晶閘管的觸發(fā)脈沖進行延時;觸發(fā)脈沖由vt1~vt6輸出,clk是時鐘輸入,sout是周期為3.3 ms的同步輸出。共有4個子模塊s_pulse、ph_adp、delaycr和word。
s_pulse模塊將a、b、c三相輸入通過d觸發(fā)器實現(xiàn)時鐘同步,由taf_en信號輸入作為移相角的更新使能。當(dāng)taf_en為1時,用并行的16位數(shù)據(jù)口 d0~d15的數(shù)據(jù)更新移相角寄存器中的數(shù)值。
ph_adp模塊根據(jù)a、b、c三相輸入完成相序的判斷。相序的判斷基于以下算法:當(dāng)a相(u-v)的上升沿到來時,如果a、b、c三相輸入的電平為101,則為正相序(u、v、w)輸入;如果a、b、c三相輸入的電平為110,則為負相序(u、w、v)輸入。模塊輸出信號ps、ns分別作為正、負相序的標志。
delayer模塊產(chǎn)生寬度為0.8 ms的觸發(fā)脈沖。觸發(fā)脈沖的產(chǎn)牛分別以三相輸入的上升、下降沿為基準,根據(jù)移相角寄存器中的值,由clk觸發(fā)的計數(shù)器完成6個觸發(fā)脈沖的延時。例如:以同步輸人a相的上升沿為基準,由clk觸發(fā)計數(shù)器開始計數(shù),當(dāng)計數(shù)值達到移相角寄存器中的值后,送出一個寬度為0.8 ms的觸發(fā)脈沖vt1;三相輸入的上升、下降沿分別采用各自的計數(shù)器。
word模塊完成觸發(fā)脈沖的調(diào)制。調(diào)制頻率為10khz,使得每個觸發(fā)脈沖內(nèi)有8個子脈沖,通過脈沖變壓器對6個晶閘管的門極控制,并根據(jù)相序標志ps、ns以正確的順序送出觸發(fā)脈沖。 正相序時的觸發(fā)脈沖順序為:vt1→vt2→vt3→vt4→vt5→vt6→vt1。
負相序時的觸發(fā)脈沖順序為:vt6→vt5→vt4→vt3→vt2→vt1→vt6。
ip(intellectual property)就是常說的知識產(chǎn)權(quán)。美國dataquest咨詢公司將半導(dǎo)體產(chǎn)業(yè)的ip定義為用于asic、assp和pld等當(dāng)中,并且是預(yù)先設(shè)計好的電路模塊。ip核模塊有行為(behavior)、結(jié)構(gòu)(structure)和物理(physical)三級不同程度的設(shè)計。根據(jù)描述功能行為的不同,ip核分為三類,即軟核(soft ip core)、完成結(jié)構(gòu)描述的固核(firm ip core)和基于物理描述并經(jīng)過工藝驗證的硬核(hard ip core)。ip軟核通常是用hdl文本形式提交給用戶,它經(jīng)過rtl級設(shè)計優(yōu)化和功能驗證,但其中不含有任何具體的物理信息。據(jù)此,用戶可以綜合出正確的門電路級設(shè)計網(wǎng)表,并可以進行后續(xù)的結(jié)構(gòu)設(shè)計,具有很大的靈活性;借助于eda綜合工具可以很容易地與其他外部邏輯電路合成一體,根據(jù)各種不同半導(dǎo)體工藝,設(shè)計成具有不同性能的器件。本文利用先進的eda軟件,用vhdl硬件描述語言采用自頂向下的模塊化設(shè)計方法,完成了具有相序自適應(yīng)功能的雙脈沖數(shù)字移相觸發(fā)器的ip軟核設(shè)計。
1 三相全控橋整流電路
如圖1所示,三相全控橋整流電路由6只晶閘管組成。共陰極組側(cè)和共陽級組側(cè)的各3只晶閘管相互換流,在電源的一個周期內(nèi)獲得6次換流的脈動波形。三相全控橋整流電路在任何時刻必須保證有兩個不同組別的晶閘管同時導(dǎo)通才能構(gòu)成回路。換流只在本組內(nèi)進行,每隔120°換流一次。由于共陰級組與共陽級組的換流點相隔60°,所以每隔60°有一個元件換流。同組內(nèi)各晶閘管的觸發(fā)脈沖相位差為120°,接在同一相的兩個元件的觸發(fā)脈沖相位差為180°,而相鄰兩脈沖的相位差是60°。
2 ip軟核設(shè)計
2.1 觸發(fā)脈沖輸出設(shè)計思路
本設(shè)計的觸發(fā)脈沖移相是以三相的自然換相點為基準的,三相電源u、v、w輸入經(jīng)過兩兩相減并整流以后得到周期為20 ms、相位差為120°的三路方波a、b、c(如圖2所示),作為頂層模塊的同步輸入。分析觸發(fā)脈沖可以發(fā)現(xiàn),不管移相觸發(fā)角為多少,以a相的過零點作為同步點,則從同步點開始的一個周期360°內(nèi),必然產(chǎn)生6次輸出脈沖。本設(shè)計采用雙窄脈沖,每次有兩路輸出。6個晶閘管的觸發(fā)分別由a、b、c的正、負電平周期內(nèi)進行延時。例如:a的正電平周期內(nèi),以a的上升沿為起始點,經(jīng)過由移相角決定的延時后,發(fā)出vt1的觸發(fā)脈沖;在雙窄脈沖應(yīng)用中,同時發(fā)出vt6的觸發(fā)脈沖。觸發(fā)脈沖時序圖如圖3所示。
|
可以實現(xiàn)從自然換相點開始0°~180°的延時,設(shè)計思路簡單直觀,而通常設(shè)計則須區(qū)分不同的移相范圍。在外部輸入6 mhz的時鐘時,可以實現(xiàn)精度為0.003°的移相,同時還可實現(xiàn)相序自適應(yīng)。
2.2 ip軟核設(shè)計思路
采用層次化的設(shè)計思想,將模塊分為頂層模塊和子模塊,各模塊均使用vhdl五言進行設(shè)計。頂層模塊(trigger)決定整個設(shè)計的輸入/輸出接口和各個子模塊的連接關(guān)系。設(shè)計思路為:移相角的輸入由并行的16位數(shù)據(jù)線輸入,并保存在移相角寄存器中;a、b、c二相輸入作為移相觸發(fā)輸出的基準,根據(jù)移相角寄存器中的延時值對相應(yīng)晶閘管的觸發(fā)脈沖進行延時;觸發(fā)脈沖由vt1~vt6輸出,clk是時鐘輸入,sout是周期為3.3 ms的同步輸出。共有4個子模塊s_pulse、ph_adp、delaycr和word。
s_pulse模塊將a、b、c三相輸入通過d觸發(fā)器實現(xiàn)時鐘同步,由taf_en信號輸入作為移相角的更新使能。當(dāng)taf_en為1時,用并行的16位數(shù)據(jù)口 d0~d15的數(shù)據(jù)更新移相角寄存器中的數(shù)值。
ph_adp模塊根據(jù)a、b、c三相輸入完成相序的判斷。相序的判斷基于以下算法:當(dāng)a相(u-v)的上升沿到來時,如果a、b、c三相輸入的電平為101,則為正相序(u、v、w)輸入;如果a、b、c三相輸入的電平為110,則為負相序(u、w、v)輸入。模塊輸出信號ps、ns分別作為正、負相序的標志。
delayer模塊產(chǎn)生寬度為0.8 ms的觸發(fā)脈沖。觸發(fā)脈沖的產(chǎn)牛分別以三相輸入的上升、下降沿為基準,根據(jù)移相角寄存器中的值,由clk觸發(fā)的計數(shù)器完成6個觸發(fā)脈沖的延時。例如:以同步輸人a相的上升沿為基準,由clk觸發(fā)計數(shù)器開始計數(shù),當(dāng)計數(shù)值達到移相角寄存器中的值后,送出一個寬度為0.8 ms的觸發(fā)脈沖vt1;三相輸入的上升、下降沿分別采用各自的計數(shù)器。
word模塊完成觸發(fā)脈沖的調(diào)制。調(diào)制頻率為10khz,使得每個觸發(fā)脈沖內(nèi)有8個子脈沖,通過脈沖變壓器對6個晶閘管的門極控制,并根據(jù)相序標志ps、ns以正確的順序送出觸發(fā)脈沖。 正相序時的觸發(fā)脈沖順序為:vt1→vt2→vt3→vt4→vt5→vt6→vt1。
負相序時的觸發(fā)脈沖順序為:vt6→vt5→vt4→vt3→vt2→vt1→vt6。