降低FPGA設(shè)計的功耗是一種協(xié)調(diào)和平衡藝術(shù)
發(fā)布時間:2007/8/15 0:00:00 訪問次數(shù):404
目前許多終端市場對可編程邏輯器件設(shè)計的低功耗要求越來越苛刻。工程師們在設(shè)計如路由器、交換機、基站及存儲服務(wù)器等通信產(chǎn)品時,需要密度更大、性能更好的FPGA,但滿足功耗要求已成為非常緊迫的任務(wù)。而在消費電子領(lǐng)域,OEM希望采用FPGA的設(shè)計能夠?qū)崿F(xiàn)與ASIC相匹敵的低功耗。
盡管基于90nm工藝的FPGA的功耗已低于先前的130nm產(chǎn)品,但它仍然是整個系統(tǒng)功耗的主要載體。此外,如今的終端產(chǎn)品設(shè)計大多要求在緊湊的空間內(nèi)完成,沒有更多的空間留給氣流和大的散熱器,因此熱管理、功率管理繼續(xù)成為FPGA設(shè)計的一個重要課題。
采用FPGA進行低功耗設(shè)計并不是一件容易的事,盡管有許多方法可以降低功耗。FPGA的類型、IP核、系統(tǒng)設(shè)計、軟件算法、功耗分析工具及個人設(shè)計方法都會對產(chǎn)品功耗產(chǎn)生影響。值得注意的是,如果使用不當,有些方法反而會增加功耗,因此必須根據(jù)實際情況選擇適當?shù)脑O(shè)計方法。
FPGA的功耗高度依賴于用戶的設(shè)計,沒有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,如同其它多數(shù)事物一樣,降低功耗的設(shè)計就是一種協(xié)調(diào)和平衡藝術(shù),在進行低功耗器件的設(shè)計時,人們必須仔細權(quán)衡性能、易用性、成本、密度以及功率等諸多指標。
FPGA設(shè)計的總功耗包括靜態(tài)功耗和動態(tài)功耗兩個部分。其中,靜態(tài)功耗是指邏輯門沒有開關(guān)活動時的功率消耗,主要由泄漏電流造成的,隨溫度和工藝的不同而不同。靜態(tài)功耗主要取決于所選的FPGA產(chǎn)品。
動態(tài)功耗是指邏輯門開關(guān)活動時的功率消耗,在這段時間內(nèi),電路的輸入輸出電容完成充電和放電,形成瞬間的軌到地的直通通路。與靜態(tài)功耗相比,通常有許多方法可降低動態(tài)功耗。
系統(tǒng)結(jié)構(gòu)、IP和I/O
采用正確的結(jié)構(gòu)對于設(shè)計是非常重要的,最新的FPGA是90nm的1.2 V器件,與先前產(chǎn)品相比可降低靜態(tài)和動態(tài)功耗,且FPGA制造商采用不同的設(shè)計技術(shù)進一步降低了功耗,平衡了成本和性能。這些90nm器件都改變了門和擴散長度,優(yōu)化了所需晶體管的開關(guān)速率,采用低K值電介質(zhì)工藝,不僅提高了性能還降低了寄生電容。結(jié)構(gòu)的改變,如增強的邏輯單元內(nèi)部互連,可實現(xiàn)更強大的功能,而無需更多的功耗。Stratix II更大的改變是采用了六輸入查找表(LUT)架構(gòu),能夠通過更有效的資源利用,實現(xiàn)更快速、低功耗的設(shè)計。
除常規(guī)的可重配置邏輯外,F(xiàn)PGA正不斷集成更多的專用電路。最先進的PLD就集成了專門的乘法器、DSP模塊、可變?nèi)萘縍AM模塊以及閃存等,這些專用電路為FPGA提供了更加高效的功能。總體上看,采用這些模塊節(jié)約了常規(guī)邏輯資源并增加了系統(tǒng)執(zhí)行的速度,同時可以減少系統(tǒng)功耗。因此更高的邏輯效率也意味著能夠?qū)崿F(xiàn)更小的器件設(shè)計,并進一步降低靜態(tài)功耗和系統(tǒng)成本。
不同供應(yīng)商所提供的IP內(nèi)核對于低功耗所起的作用各有側(cè)重。選擇正確的內(nèi)核對高效設(shè)計至關(guān)重要,有的產(chǎn)品將注意力集中在空間、性能和功耗的平衡上。某些供應(yīng)商提供的IP內(nèi)核具有多種配置(如Altera的Nios II嵌入式處理器內(nèi)核采用快速、標準和經(jīng)濟等三種版本),用戶可根據(jù)自己的設(shè)計進行選擇。例如,如果一個處理器在同一個存儲分區(qū)中進行多個不同調(diào)用,則采用帶板載緩存的Nios II/f就比從片外存儲器訪問數(shù)據(jù)的解決方案節(jié)約更多功耗。
如果用戶能夠從多種I/O標準中進行選擇,則低壓和無端接(non-terminated)標準通常利于降低功耗,任何電壓的降低都會對功耗產(chǎn)生平方的效果。靜態(tài)功耗對于接口標準特別重要,當I/O緩沖器驅(qū)動一個高電平信號時,該I/O為外部端接電阻提供電壓源;而當其驅(qū)動低電平信號時,芯片所消耗的功率則來自外部電壓。差分I/O標準(如典型值為350 mV的低開關(guān)電壓LVDS)可提供更低的功耗、更佳的噪聲邊緣、更小的電磁干擾以及更佳的整體性能。
軟件利用FPGA的結(jié)構(gòu)來降低功耗還有賴于所使用的軟件工具。用戶可以從眾多綜合工具經(jīng)銷商那里進行選擇,那些能夠使用專用模塊電路并智能地設(shè)計邏輯功能的綜合工具,將有助于用戶降低動態(tài)功耗。此外,根據(jù)自己的設(shè)計,用戶可以嘗試以面積驅(qū)動來替代時序驅(qū)動的綜合,以降低邏輯電平。不同綜合工具的選項有所差別,因此應(yīng)當了解哪個“開關(guān)”或“按鈕”是必需的。同樣重要的還有布局與布線工具,一旦用戶選擇了某種特殊的FPGA,他就必須采用該供應(yīng)商的布局布線工具。由于互連會潛在地增加功耗,因而仔細進行布局規(guī)劃和設(shè)計尤為重要。即便設(shè)計不需要很快完成,設(shè)計者也希望盡可能地加快進度。諸如Altera LogicLock之類的工具所增加的設(shè)計功能可使用戶在器件定制區(qū)域內(nèi)進行邏輯分組布局,因而一旦用戶找到一種高效布局,就能很快改編為他用。
設(shè)計方法
&n
目前許多終端市場對可編程邏輯器件設(shè)計的低功耗要求越來越苛刻。工程師們在設(shè)計如路由器、交換機、基站及存儲服務(wù)器等通信產(chǎn)品時,需要密度更大、性能更好的FPGA,但滿足功耗要求已成為非常緊迫的任務(wù)。而在消費電子領(lǐng)域,OEM希望采用FPGA的設(shè)計能夠?qū)崿F(xiàn)與ASIC相匹敵的低功耗。
盡管基于90nm工藝的FPGA的功耗已低于先前的130nm產(chǎn)品,但它仍然是整個系統(tǒng)功耗的主要載體。此外,如今的終端產(chǎn)品設(shè)計大多要求在緊湊的空間內(nèi)完成,沒有更多的空間留給氣流和大的散熱器,因此熱管理、功率管理繼續(xù)成為FPGA設(shè)計的一個重要課題。
采用FPGA進行低功耗設(shè)計并不是一件容易的事,盡管有許多方法可以降低功耗。FPGA的類型、IP核、系統(tǒng)設(shè)計、軟件算法、功耗分析工具及個人設(shè)計方法都會對產(chǎn)品功耗產(chǎn)生影響。值得注意的是,如果使用不當,有些方法反而會增加功耗,因此必須根據(jù)實際情況選擇適當?shù)脑O(shè)計方法。
FPGA的功耗高度依賴于用戶的設(shè)計,沒有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,如同其它多數(shù)事物一樣,降低功耗的設(shè)計就是一種協(xié)調(diào)和平衡藝術(shù),在進行低功耗器件的設(shè)計時,人們必須仔細權(quán)衡性能、易用性、成本、密度以及功率等諸多指標。
FPGA設(shè)計的總功耗包括靜態(tài)功耗和動態(tài)功耗兩個部分。其中,靜態(tài)功耗是指邏輯門沒有開關(guān)活動時的功率消耗,主要由泄漏電流造成的,隨溫度和工藝的不同而不同。靜態(tài)功耗主要取決于所選的FPGA產(chǎn)品。
動態(tài)功耗是指邏輯門開關(guān)活動時的功率消耗,在這段時間內(nèi),電路的輸入輸出電容完成充電和放電,形成瞬間的軌到地的直通通路。與靜態(tài)功耗相比,通常有許多方法可降低動態(tài)功耗。
系統(tǒng)結(jié)構(gòu)、IP和I/O
采用正確的結(jié)構(gòu)對于設(shè)計是非常重要的,最新的FPGA是90nm的1.2 V器件,與先前產(chǎn)品相比可降低靜態(tài)和動態(tài)功耗,且FPGA制造商采用不同的設(shè)計技術(shù)進一步降低了功耗,平衡了成本和性能。這些90nm器件都改變了門和擴散長度,優(yōu)化了所需晶體管的開關(guān)速率,采用低K值電介質(zhì)工藝,不僅提高了性能還降低了寄生電容。結(jié)構(gòu)的改變,如增強的邏輯單元內(nèi)部互連,可實現(xiàn)更強大的功能,而無需更多的功耗。Stratix II更大的改變是采用了六輸入查找表(LUT)架構(gòu),能夠通過更有效的資源利用,實現(xiàn)更快速、低功耗的設(shè)計。
除常規(guī)的可重配置邏輯外,F(xiàn)PGA正不斷集成更多的專用電路。最先進的PLD就集成了專門的乘法器、DSP模塊、可變?nèi)萘縍AM模塊以及閃存等,這些專用電路為FPGA提供了更加高效的功能。總體上看,采用這些模塊節(jié)約了常規(guī)邏輯資源并增加了系統(tǒng)執(zhí)行的速度,同時可以減少系統(tǒng)功耗。因此更高的邏輯效率也意味著能夠?qū)崿F(xiàn)更小的器件設(shè)計,并進一步降低靜態(tài)功耗和系統(tǒng)成本。
不同供應(yīng)商所提供的IP內(nèi)核對于低功耗所起的作用各有側(cè)重。選擇正確的內(nèi)核對高效設(shè)計至關(guān)重要,有的產(chǎn)品將注意力集中在空間、性能和功耗的平衡上。某些供應(yīng)商提供的IP內(nèi)核具有多種配置(如Altera的Nios II嵌入式處理器內(nèi)核采用快速、標準和經(jīng)濟等三種版本),用戶可根據(jù)自己的設(shè)計進行選擇。例如,如果一個處理器在同一個存儲分區(qū)中進行多個不同調(diào)用,則采用帶板載緩存的Nios II/f就比從片外存儲器訪問數(shù)據(jù)的解決方案節(jié)約更多功耗。
如果用戶能夠從多種I/O標準中進行選擇,則低壓和無端接(non-terminated)標準通常利于降低功耗,任何電壓的降低都會對功耗產(chǎn)生平方的效果。靜態(tài)功耗對于接口標準特別重要,當I/O緩沖器驅(qū)動一個高電平信號時,該I/O為外部端接電阻提供電壓源;而當其驅(qū)動低電平信號時,芯片所消耗的功率則來自外部電壓。差分I/O標準(如典型值為350 mV的低開關(guān)電壓LVDS)可提供更低的功耗、更佳的噪聲邊緣、更小的電磁干擾以及更佳的整體性能。
軟件利用FPGA的結(jié)構(gòu)來降低功耗還有賴于所使用的軟件工具。用戶可以從眾多綜合工具經(jīng)銷商那里進行選擇,那些能夠使用專用模塊電路并智能地設(shè)計邏輯功能的綜合工具,將有助于用戶降低動態(tài)功耗。此外,根據(jù)自己的設(shè)計,用戶可以嘗試以面積驅(qū)動來替代時序驅(qū)動的綜合,以降低邏輯電平。不同綜合工具的選項有所差別,因此應(yīng)當了解哪個“開關(guān)”或“按鈕”是必需的。同樣重要的還有布局與布線工具,一旦用戶選擇了某種特殊的FPGA,他就必須采用該供應(yīng)商的布局布線工具。由于互連會潛在地增加功耗,因而仔細進行布局規(guī)劃和設(shè)計尤為重要。即便設(shè)計不需要很快完成,設(shè)計者也希望盡可能地加快進度。諸如Altera LogicLock之類的工具所增加的設(shè)計功能可使用戶在器件定制區(qū)域內(nèi)進行邏輯分組布局,因而一旦用戶找到一種高效布局,就能很快改編為他用。
設(shè)計方法
&n
熱門點擊
- XILINX新推出的SPARTAN-3E系列
- 高速模數(shù)轉(zhuǎn)換器AD9057的原理與應(yīng)用
- 關(guān)注教室擴聲設(shè)備及音效問題
- Matlab環(huán)境下PC機與單片機的串行通信及
- 串行輸入電壓輸出的14位DAC數(shù)模轉(zhuǎn)換器芯片
- 在protel199se下實現(xiàn)可編程邏輯器件
- 10位串行模數(shù)轉(zhuǎn)換芯片AD7810的原理及應(yīng)
- 具有125kSPS采樣率的2通道微功耗12位
- 高速模數(shù)轉(zhuǎn)換器動態(tài)參數(shù)的定義和測試
- 一種基于CPLD的曼徹斯特編解碼器設(shè)計
推薦技術(shù)資料
- 電源管理 IC (PMIC)&
- I2C 接口和 PmBUS 以及 OTP/M
- MOSFET 和柵極驅(qū)動器單
- 數(shù)字恒定導通時間控制模式(CO
- Power Management Buck/
- 反激變換器傳導和輻射電磁干擾分析和抑制技術(shù)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究