Altera公布HardCopy II結(jié)構(gòu)化ASIC方案
發(fā)布時(shí)間:2007/8/20 0:00:00 訪問(wèn)次數(shù):751
Altera公司今天發(fā)布了下一代結(jié)構(gòu)化ASIC方案--HardCopy II系列。HardCopy II器件是業(yè)內(nèi)最出眾的結(jié)構(gòu)化ASIC,采用了獨(dú)特的FPGA前端設(shè)計(jì)方法,每百萬(wàn)ASIC邏輯門價(jià)格低至15美金。HardCopy II結(jié)構(gòu)化ASIC構(gòu)建在新的精細(xì)粒度體系結(jié)構(gòu)上,面向低成本設(shè)計(jì),使邏輯門密度、性能和低功耗達(dá)到了更高的水平,在很多領(lǐng)域內(nèi),是ASIC和ASSP的最佳解決方案。
HardCopy II器件實(shí)現(xiàn)了最大220萬(wàn)ASIC邏輯門、880萬(wàn)比特RAM和超過(guò)350MHz的系統(tǒng)性能。HardCopy II系列價(jià)格、密度和性能優(yōu)勢(shì)將擴(kuò)展Altera在有線/無(wú)線通信、存儲(chǔ)、數(shù)字消費(fèi)、工業(yè)和軍事領(lǐng)域的市場(chǎng)份額,這些市場(chǎng)也是Altera結(jié)構(gòu)化ASIC方案成功應(yīng)用的領(lǐng)域。
華為固網(wǎng)硬件總監(jiān)靳陽(yáng)葆評(píng)論說(shuō):與標(biāo)準(zhǔn)ASIC相比,HardCopy結(jié)構(gòu)化ASIC具有多個(gè)優(yōu)勢(shì)。第一是其更低的總體成本,第二是更短的開(kāi)發(fā)時(shí)間和更快的產(chǎn)品面市,第三是從FPGA向HardCopy器件的無(wú)縫移植。這些優(yōu)勢(shì)使我們有更多的選擇來(lái)實(shí)現(xiàn)成功的產(chǎn)品。
Mercury Computer產(chǎn)品管理主管Richard Jaenicke說(shuō):Altera的HardCopy結(jié)構(gòu)化ASIC為我們提供了FPGA那樣的靈活性和標(biāo)準(zhǔn)單元ASIC的性能。我們比較了來(lái)自其他供應(yīng)商的方案,但是他們不能滿足成本、性能和及時(shí)面市的目標(biāo)。HardCopy器件的設(shè)計(jì)和制造工藝非常流暢,器件比所宣傳的還要好--我們只花費(fèi)了半天時(shí)間來(lái)驗(yàn)證其功能和性能。它能夠在FPGA中實(shí)現(xiàn)我們的設(shè)計(jì)原型,而且采用HardCopy器件可以快速實(shí)現(xiàn)產(chǎn)品化,這些特性使我們具備了及時(shí)面市的優(yōu)勢(shì)。根據(jù)使用HardCopy器件的經(jīng)驗(yàn),我們?cè)谙嗨频墓こ讨幸欢ㄟ會(huì)使用他們。
為什么還要進(jìn)行其他選擇呢?
只有Altera能夠?qū)崿F(xiàn)從引腳兼容、功能等價(jià)的FPGA原型到結(jié)構(gòu)化ASIC的無(wú)縫移植工藝技術(shù)。該工藝技術(shù)與任何其他ASIC或結(jié)構(gòu)化ASIC方案相比,將開(kāi)發(fā)風(fēng)險(xiǎn)和開(kāi)發(fā)成本降到了最低。設(shè)計(jì)人員采用Quartus II設(shè)計(jì)軟件和Stratix II FPGA系列,能夠在系統(tǒng)內(nèi)以系統(tǒng)運(yùn)行速度全面驗(yàn)證其設(shè)計(jì)功能。在芯片正式投產(chǎn)之前,他們可以試銷,甚至對(duì)一個(gè)設(shè)計(jì)開(kāi)發(fā)多個(gè)不同型號(hào)。工程師最終完成設(shè)計(jì)后,Quartus II軟件自動(dòng)產(chǎn)生交付給Altera HardCopy設(shè)計(jì)中心的文件。在8至10個(gè)星期內(nèi),設(shè)計(jì)中心完成設(shè)計(jì)向HardCopy II結(jié)構(gòu)化ASIC的移植,實(shí)現(xiàn)經(jīng)過(guò)完全測(cè)試的原型。
Collett Research International估計(jì)超過(guò)60%的ASIC設(shè)計(jì)至少要進(jìn)行一次以上的重制,導(dǎo)致產(chǎn)品面市推遲、成本預(yù)算超支。Altera結(jié)構(gòu)化ASIC設(shè)計(jì)方法極大的縮短了產(chǎn)品面市的時(shí)間,從而幫助設(shè)計(jì)人員避免了昂貴的重制,降低了總體擁有成本。設(shè)計(jì)人員采用Altera去年12月份發(fā)布的Quartus II軟件4.2版,可以對(duì)其HardCopy II進(jìn)行原型設(shè)計(jì),在轉(zhuǎn)向產(chǎn)品時(shí),直接進(jìn)行印刷電路板布板,Altera獨(dú)特的無(wú)縫移植工藝保證能夠?qū)崿F(xiàn)對(duì)FPGA的真正置入式替代。
Altera亞太區(qū)市場(chǎng)總監(jiān)梁樂(lè)觀說(shuō):為什么還要進(jìn)行其他選擇呢?HardCopy II結(jié)構(gòu)化ASIC的新價(jià)格、性能、密度和功耗特性以及FPGA前端設(shè)計(jì)驗(yàn)證為ASIC設(shè)計(jì)人員提供了最有效的系統(tǒng)級(jí)設(shè)計(jì)方法。此外,對(duì)客戶來(lái)講,Altera結(jié)構(gòu)化ASIC極短的產(chǎn)品面市時(shí)間是市場(chǎng)上任何其他結(jié)構(gòu)化ASIC或標(biāo)準(zhǔn)單元ASIC做不到的。
設(shè)計(jì)人員可以繼續(xù)使用來(lái)自Cadence、Mentor Graphics、Synopsys和Synplicity的綜合、驗(yàn)證、時(shí)序分析和邏輯等效檢查工具。ASIC和FPGA設(shè)計(jì)人員可以采用他們已有的流程面向HardCopy結(jié)構(gòu)化ASIC進(jìn)行設(shè)計(jì),對(duì)任何其他工具培訓(xùn)或增加開(kāi)發(fā)成本的需要降到了最小。
HardCopy II特性
HardCopy II器件與Stratix II FPGA中的設(shè)計(jì)相比,其內(nèi)核功耗降低了50%。其接口電路支持233MHz的SDRAM和250MHz的RLDRAM II外部存儲(chǔ)器。此外,HardCopy II器件還支持1-Gbps差分I/O和高速接口,如萬(wàn)兆以太網(wǎng)(XSBI)、SFI-4、SPI 4.2、HyperTransport、RapidIO和最大1 Gbps的UTOPIA 4級(jí)接口。
同F(xiàn)PGA原型一樣,HardCopy II器件以及前一系列HardCopy采用了同樣的工藝技術(shù)制造--TSMC的低k絕緣90-nm工藝,實(shí)現(xiàn)了無(wú)縫、無(wú)風(fēng)險(xiǎn)設(shè)計(jì)移植和對(duì)FPGA的置入式替換。Stratix II FPGA也采用了同樣的工藝技術(shù)。
價(jià)格和供貨信息
設(shè)計(jì)人員采用Quartus II 4.2版設(shè)計(jì)軟件可以立即在Stratix II FPGA上開(kāi)始其HardCopy II原型設(shè)計(jì)。2005年第三季度將提供第一個(gè)HardCopy II器件專用原型。HardCopy II系列具有五種型號(hào),其密度在100萬(wàn)和220萬(wàn)邏輯門之間。100000單位批量起價(jià)15美金,全包移植NRE起價(jià)225000美金,包括進(jìn)行原型完整測(cè)試。了解Altera的HardCopy II結(jié)構(gòu)化ASIC的更多信息,請(qǐng)?jiān)L問(wèn)www.altera.com/hardcopy2.
www.altera.com
Altera公司今天發(fā)布了下一代結(jié)構(gòu)化ASIC方案--HardCopy II系列。HardCopy II器件是業(yè)內(nèi)最出眾的結(jié)構(gòu)化ASIC,采用了獨(dú)特的FPGA前端設(shè)計(jì)方法,每百萬(wàn)ASIC邏輯門價(jià)格低至15美金。HardCopy II結(jié)構(gòu)化ASIC構(gòu)建在新的精細(xì)粒度體系結(jié)構(gòu)上,面向低成本設(shè)計(jì),使邏輯門密度、性能和低功耗達(dá)到了更高的水平,在很多領(lǐng)域內(nèi),是ASIC和ASSP的最佳解決方案。
HardCopy II器件實(shí)現(xiàn)了最大220萬(wàn)ASIC邏輯門、880萬(wàn)比特RAM和超過(guò)350MHz的系統(tǒng)性能。HardCopy II系列價(jià)格、密度和性能優(yōu)勢(shì)將擴(kuò)展Altera在有線/無(wú)線通信、存儲(chǔ)、數(shù)字消費(fèi)、工業(yè)和軍事領(lǐng)域的市場(chǎng)份額,這些市場(chǎng)也是Altera結(jié)構(gòu)化ASIC方案成功應(yīng)用的領(lǐng)域。
華為固網(wǎng)硬件總監(jiān)靳陽(yáng)葆評(píng)論說(shuō):與標(biāo)準(zhǔn)ASIC相比,HardCopy結(jié)構(gòu)化ASIC具有多個(gè)優(yōu)勢(shì)。第一是其更低的總體成本,第二是更短的開(kāi)發(fā)時(shí)間和更快的產(chǎn)品面市,第三是從FPGA向HardCopy器件的無(wú)縫移植。這些優(yōu)勢(shì)使我們有更多的選擇來(lái)實(shí)現(xiàn)成功的產(chǎn)品。
Mercury Computer產(chǎn)品管理主管Richard Jaenicke說(shuō):Altera的HardCopy結(jié)構(gòu)化ASIC為我們提供了FPGA那樣的靈活性和標(biāo)準(zhǔn)單元ASIC的性能。我們比較了來(lái)自其他供應(yīng)商的方案,但是他們不能滿足成本、性能和及時(shí)面市的目標(biāo)。HardCopy器件的設(shè)計(jì)和制造工藝非常流暢,器件比所宣傳的還要好--我們只花費(fèi)了半天時(shí)間來(lái)驗(yàn)證其功能和性能。它能夠在FPGA中實(shí)現(xiàn)我們的設(shè)計(jì)原型,而且采用HardCopy器件可以快速實(shí)現(xiàn)產(chǎn)品化,這些特性使我們具備了及時(shí)面市的優(yōu)勢(shì)。根據(jù)使用HardCopy器件的經(jīng)驗(yàn),我們?cè)谙嗨频墓こ讨幸欢ㄟ會(huì)使用他們。
為什么還要進(jìn)行其他選擇呢?
只有Altera能夠?qū)崿F(xiàn)從引腳兼容、功能等價(jià)的FPGA原型到結(jié)構(gòu)化ASIC的無(wú)縫移植工藝技術(shù)。該工藝技術(shù)與任何其他ASIC或結(jié)構(gòu)化ASIC方案相比,將開(kāi)發(fā)風(fēng)險(xiǎn)和開(kāi)發(fā)成本降到了最低。設(shè)計(jì)人員采用Quartus II設(shè)計(jì)軟件和Stratix II FPGA系列,能夠在系統(tǒng)內(nèi)以系統(tǒng)運(yùn)行速度全面驗(yàn)證其設(shè)計(jì)功能。在芯片正式投產(chǎn)之前,他們可以試銷,甚至對(duì)一個(gè)設(shè)計(jì)開(kāi)發(fā)多個(gè)不同型號(hào)。工程師最終完成設(shè)計(jì)后,Quartus II軟件自動(dòng)產(chǎn)生交付給Altera HardCopy設(shè)計(jì)中心的文件。在8至10個(gè)星期內(nèi),設(shè)計(jì)中心完成設(shè)計(jì)向HardCopy II結(jié)構(gòu)化ASIC的移植,實(shí)現(xiàn)經(jīng)過(guò)完全測(cè)試的原型。
Collett Research International估計(jì)超過(guò)60%的ASIC設(shè)計(jì)至少要進(jìn)行一次以上的重制,導(dǎo)致產(chǎn)品面市推遲、成本預(yù)算超支。Altera結(jié)構(gòu)化ASIC設(shè)計(jì)方法極大的縮短了產(chǎn)品面市的時(shí)間,從而幫助設(shè)計(jì)人員避免了昂貴的重制,降低了總體擁有成本。設(shè)計(jì)人員采用Altera去年12月份發(fā)布的Quartus II軟件4.2版,可以對(duì)其HardCopy II進(jìn)行原型設(shè)計(jì),在轉(zhuǎn)向產(chǎn)品時(shí),直接進(jìn)行印刷電路板布板,Altera獨(dú)特的無(wú)縫移植工藝保證能夠?qū)崿F(xiàn)對(duì)FPGA的真正置入式替代。
Altera亞太區(qū)市場(chǎng)總監(jiān)梁樂(lè)觀說(shuō):為什么還要進(jìn)行其他選擇呢?HardCopy II結(jié)構(gòu)化ASIC的新價(jià)格、性能、密度和功耗特性以及FPGA前端設(shè)計(jì)驗(yàn)證為ASIC設(shè)計(jì)人員提供了最有效的系統(tǒng)級(jí)設(shè)計(jì)方法。此外,對(duì)客戶來(lái)講,Altera結(jié)構(gòu)化ASIC極短的產(chǎn)品面市時(shí)間是市場(chǎng)上任何其他結(jié)構(gòu)化ASIC或標(biāo)準(zhǔn)單元ASIC做不到的。
設(shè)計(jì)人員可以繼續(xù)使用來(lái)自Cadence、Mentor Graphics、Synopsys和Synplicity的綜合、驗(yàn)證、時(shí)序分析和邏輯等效檢查工具。ASIC和FPGA設(shè)計(jì)人員可以采用他們已有的流程面向HardCopy結(jié)構(gòu)化ASIC進(jìn)行設(shè)計(jì),對(duì)任何其他工具培訓(xùn)或增加開(kāi)發(fā)成本的需要降到了最小。
HardCopy II特性
HardCopy II器件與Stratix II FPGA中的設(shè)計(jì)相比,其內(nèi)核功耗降低了50%。其接口電路支持233MHz的SDRAM和250MHz的RLDRAM II外部存儲(chǔ)器。此外,HardCopy II器件還支持1-Gbps差分I/O和高速接口,如萬(wàn)兆以太網(wǎng)(XSBI)、SFI-4、SPI 4.2、HyperTransport、RapidIO和最大1 Gbps的UTOPIA 4級(jí)接口。
同F(xiàn)PGA原型一樣,HardCopy II器件以及前一系列HardCopy采用了同樣的工藝技術(shù)制造--TSMC的低k絕緣90-nm工藝,實(shí)現(xiàn)了無(wú)縫、無(wú)風(fēng)險(xiǎn)設(shè)計(jì)移植和對(duì)FPGA的置入式替換。Stratix II FPGA也采用了同樣的工藝技術(shù)。
價(jià)格和供貨信息
設(shè)計(jì)人員采用Quartus II 4.2版設(shè)計(jì)軟件可以立即在Stratix II FPGA上開(kāi)始其HardCopy II原型設(shè)計(jì)。2005年第三季度將提供第一個(gè)HardCopy II器件專用原型。HardCopy II系列具有五種型號(hào),其密度在100萬(wàn)和220萬(wàn)邏輯門之間。100000單位批量起價(jià)15美金,全包移植NRE起價(jià)225000美金,包括進(jìn)行原型完整測(cè)試。了解Altera的HardCopy II結(jié)構(gòu)化ASIC的更多信息,請(qǐng)?jiān)L問(wèn)www.altera.com/hardcopy2.
www.altera.com
熱門點(diǎn)擊
- 12位A/D轉(zhuǎn)換器ADS7804與51單片機(jī)
- 關(guān)注教室擴(kuò)聲設(shè)備及音效問(wèn)題
- Altera PCI Express IP內(nèi)
- 10位串行模數(shù)轉(zhuǎn)換芯片AD7810的原理及應(yīng)
- 串行口應(yīng)用編程實(shí)例
- 高速12位模數(shù)轉(zhuǎn)換器AD7892及其在圖像采
- 自適應(yīng)算術(shù)編碼的FPGA
- 高精度AD采集芯片ADS7809
- Atmel可再編程抗輻射FPGA芯片內(nèi)置SE
- 12位并行輸出AD轉(zhuǎn)換器AD7492
推薦技術(shù)資料
- 電動(dòng)吸錫烙鐵
- 用12V/2A的電源為電磁閥和泵供電,F(xiàn)QPF9N50... [詳細(xì)]
- AMOLED顯示驅(qū)動(dòng)芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計(jì)
- GB300 超級(jí)芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個(gè)最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究