浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » EDA/PLD

全局時鐘緩沖器(BUFG)和第2全局時鐘資源

發(fā)布時間:2008/9/16 0:00:00 訪問次數(shù):1242

  對于一些高扇出的信號,可以利用沒有被使用的全局時鐘緩沖器和第2全局時鐘資源來改善設計的性能,從而提高器件的工作速度。作為邏輯器件的高性能資源的一部分,應該使其充分發(fā)揮作用。在計算fmax的公式中,實際上我們漏掉了clock skew和clock jittter。因為這兩個寄存器的時鐘的相位有偏差,所以理論上最大工作頻率應為:tskew可能為正,也可能為負,所以我們通常使用bufg來驅(qū)動時鐘是為了讓tskew最小。

  流水線(pipeline)邏輯

  當兩個觸發(fā)器之間的邏輯過于復雜,邏輯級數(shù)太多時,會對器件的工作速度造成很大影響。解決這種問題的辦法是減少邏輯級數(shù),即插入中間觸發(fā)器,從而提高器件的工作速度,如圖所示。這是通常提高邏輯運行速度的手段,當然要以不改變邏輯功能為前提。

  圖 插入中間寄存器可有效提供速度

  歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)



  對于一些高扇出的信號,可以利用沒有被使用的全局時鐘緩沖器和第2全局時鐘資源來改善設計的性能,從而提高器件的工作速度。作為邏輯器件的高性能資源的一部分,應該使其充分發(fā)揮作用。在計算fmax的公式中,實際上我們漏掉了clock skew和clock jittter。因為這兩個寄存器的時鐘的相位有偏差,所以理論上最大工作頻率應為:tskew可能為正,也可能為負,所以我們通常使用bufg來驅(qū)動時鐘是為了讓tskew最小。

  流水線(pipeline)邏輯

  當兩個觸發(fā)器之間的邏輯過于復雜,邏輯級數(shù)太多時,會對器件的工作速度造成很大影響。解決這種問題的辦法是減少邏輯級數(shù),即插入中間觸發(fā)器,從而提高器件的工作速度,如圖所示。這是通常提高邏輯運行速度的手段,當然要以不改變邏輯功能為前提。

  圖 插入中間寄存器可有效提供速度

  歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)



相關(guān)IC型號

熱門點擊

 

推薦技術(shù)資料

聲道前級設計特點
    與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細]
版權(quán)所有:51dzw.COM
深圳服務熱線:13751165337  13692101218
粵ICP備09112631號-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡技術(shù)有限公司
付款方式


 復制成功!