CoolRunner-II器件的使用頻率合成
發(fā)布時間:2008/9/17 0:00:00 訪問次數(shù):403
coolrunner-ii的頻率合成(coolclock)技術(shù)利用分頻器模塊和雙沿觸發(fā)器實現(xiàn)多種頻率的組合輸出,并且能夠降低器件的功耗。由于時鐘分頻器模塊的時鐘輸入只能在gck2輸入,因此coolclock功能也只有一個時鐘輸入端,并且僅在xc2cl28以上的器件中有效。該功能可以通過屬性控制來實現(xiàn)。
(1)約束文件(ucf)
net <clock name> cool_clk;
(2)vhdl語言
attribute cool_clk: string;
attribute cool_clk of <clock name>: signal is "true";
(3)verilog語
//synthesis attribute cool_clk of <clock name>: signal is "true"
(1)約束文件(ucf)
net <clock name> cool_clk;
(2)vhdl語言
attribute cool_clk: string;
attribute cool_clk of <clock name>: signal is "true";
(3)verilog語
//synthesis attribute cool_clk of <clock name>: signal is "true"
coolrunner-ii的頻率合成(coolclock)技術(shù)利用分頻器模塊和雙沿觸發(fā)器實現(xiàn)多種頻率的組合輸出,并且能夠降低器件的功耗。由于時鐘分頻器模塊的時鐘輸入只能在gck2輸入,因此coolclock功能也只有一個時鐘輸入端,并且僅在xc2cl28以上的器件中有效。該功能可以通過屬性控制來實現(xiàn)。
(1)約束文件(ucf)
net <clock name> cool_clk;
(2)vhdl語言
attribute cool_clk: string;
attribute cool_clk of <clock name>: signal is "true";
(3)verilog語
//synthesis attribute cool_clk of <clock name>: signal is "true"
(1)約束文件(ucf)
net <clock name> cool_clk;
(2)vhdl語言
attribute cool_clk: string;
attribute cool_clk of <clock name>: signal is "true";
(3)verilog語
//synthesis attribute cool_clk of <clock name>: signal is "true"
熱門點擊
- FPGA中增加SPI和BPI配置模式
- 基于FPGA內(nèi)部的FIFO設(shè)計
- 可編程邏輯器件PLA乘積項陣列
- SmartXplorer技術(shù)
- FPGA器件配置電平和接口標(biāo)準(zhǔn)
- XMD軟件的調(diào)試設(shè)計
- 特定約束FROM TO
- 什么是C語言中的寬字符與多字節(jié)字符
- 周期約束分析
- 新款高性能硬件仿真器——Wind River
推薦技術(shù)資料
- 聲道前級設(shè)計特點
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
- 高頻、高效音頻功放IC模塊
- 8英寸180納米GaN固態(tài)變壓器(SST)
- 新一代光纖通信光收發(fā)器接收器芯
- 第三代半導(dǎo)體SiC(碳化硅)和
- 全球半導(dǎo)體產(chǎn)業(yè)終端市場需求及技
- GaN與SiC材料單片集成技術(shù)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究