高速互連IBIS仿真模型
發(fā)布時(shí)間:2008/10/13 0:00:00 訪問次數(shù):554
ibis(input/output buffer information specification)模型是一種定義輸入/輸出緩沖器(i/o buffer)v-i和v-r響應(yīng)的一種模型,目的是提供一種集成電路制造商→eda軟件廠商→設(shè)計(jì)工程師之間相互交換電子元件仿真數(shù)據(jù)的標(biāo)準(zhǔn)格式。ibis的版本發(fā)布情況為:1993年4月首次推出version1.0版;1994年6月發(fā)布了version2.0版;1997年6月發(fā)布了version3.0版,并于同年9月被接納為iec 62012-1標(biāo)準(zhǔn);1999年1月推出了version3.2版,該版本為目前廣泛使用的版本;而目前最新的版本為2006年6月推出的version4.2版。
ibis模型屬于一種行為模型,它不是從要仿真的元件的結(jié)構(gòu)出發(fā)進(jìn)行定義的,而是從元件的行為出發(fā)進(jìn)行定義的,描述了器件在特定負(fù)載、特定封裝下的輸入/輸出行為,而不是實(shí)際的電氣組成。ibis模型主要用于板極的系統(tǒng)仿真,可以幫助設(shè)計(jì)者在存在高速設(shè)計(jì)規(guī)則約束的設(shè)計(jì)中獲取準(zhǔn)確的信息以進(jìn)行分析和計(jì)算。由于它不涉及芯片內(nèi)部的結(jié)構(gòu)信息,因此得到了眾多廠商的支持。
ibis本身只是—種文件格式,它說明在標(biāo)準(zhǔn)的ibis文件中如何記錄一個(gè)芯片的驅(qū)動器和接收器的不同參數(shù),但并不說明這些參數(shù)如何使用,這些參數(shù)需要由支持ibis模型的仿真工具來讀取。
一個(gè)ibis文件包括了從行為上模擬一個(gè)器件或一組器件的所有輸入、輸出和“i/o”等類型緩沖器所需要的數(shù)據(jù),它以ascii的格式保存。ibis文件主要由以下3個(gè)部分組成。
· 文件頭:這部分包含關(guān)于ibis版本、文件名、版權(quán)等信啟、:
· 器件描述:包含器件名稱、制造商、封裝和引腳等信思:
· 模型描述:這部分定義了模型對應(yīng)的緩沖器類型:門限電平;描述pulldown、pullup、 power_clamp、gnd_clamp的ilv數(shù)據(jù)表;ramp數(shù)據(jù);描述波形上升/下降沿的vit
數(shù)據(jù)表等。不同類型的緩沖器包含的數(shù)據(jù)有所不同,如圖所示為ibis模型的一般結(jié)構(gòu)。
圖 ibis模型的一般結(jié)構(gòu)
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.dzsc.com)
ibis(input/output buffer information specification)模型是一種定義輸入/輸出緩沖器(i/o buffer)v-i和v-r響應(yīng)的一種模型,目的是提供一種集成電路制造商→eda軟件廠商→設(shè)計(jì)工程師之間相互交換電子元件仿真數(shù)據(jù)的標(biāo)準(zhǔn)格式。ibis的版本發(fā)布情況為:1993年4月首次推出version1.0版;1994年6月發(fā)布了version2.0版;1997年6月發(fā)布了version3.0版,并于同年9月被接納為iec 62012-1標(biāo)準(zhǔn);1999年1月推出了version3.2版,該版本為目前廣泛使用的版本;而目前最新的版本為2006年6月推出的version4.2版。
ibis模型屬于一種行為模型,它不是從要仿真的元件的結(jié)構(gòu)出發(fā)進(jìn)行定義的,而是從元件的行為出發(fā)進(jìn)行定義的,描述了器件在特定負(fù)載、特定封裝下的輸入/輸出行為,而不是實(shí)際的電氣組成。ibis模型主要用于板極的系統(tǒng)仿真,可以幫助設(shè)計(jì)者在存在高速設(shè)計(jì)規(guī)則約束的設(shè)計(jì)中獲取準(zhǔn)確的信息以進(jìn)行分析和計(jì)算。由于它不涉及芯片內(nèi)部的結(jié)構(gòu)信息,因此得到了眾多廠商的支持。
ibis本身只是—種文件格式,它說明在標(biāo)準(zhǔn)的ibis文件中如何記錄一個(gè)芯片的驅(qū)動器和接收器的不同參數(shù),但并不說明這些參數(shù)如何使用,這些參數(shù)需要由支持ibis模型的仿真工具來讀取。
一個(gè)ibis文件包括了從行為上模擬一個(gè)器件或一組器件的所有輸入、輸出和“i/o”等類型緩沖器所需要的數(shù)據(jù),它以ascii的格式保存。ibis文件主要由以下3個(gè)部分組成。
· 文件頭:這部分包含關(guān)于ibis版本、文件名、版權(quán)等信啟、:
· 器件描述:包含器件名稱、制造商、封裝和引腳等信思:
· 模型描述:這部分定義了模型對應(yīng)的緩沖器類型:門限電平;描述pulldown、pullup、 power_clamp、gnd_clamp的ilv數(shù)據(jù)表;ramp數(shù)據(jù);描述波形上升/下降沿的vit
數(shù)據(jù)表等。不同類型的緩沖器包含的數(shù)據(jù)有所不同,如圖所示為ibis模型的一般結(jié)構(gòu)。
圖 ibis模型的一般結(jié)構(gòu)
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.dzsc.com)
上一篇:高速互連SPICE仿真模型
熱門點(diǎn)擊
- 同步整流的基本工作原理
- 漏電感(Leakage Inductance
- 功率半導(dǎo)體開關(guān)管的SPICE仿真模型
- 高速PCB多層板疊層設(shè)計(jì)原則
- 高速電路PCB “地”、返回路徑、鏡像層和磁
- 去耦電容的選擇舉例
- 直流濾波電感
- 肖特基二極管(SBD)
- 二極管反向恢復(fù)電流
- 串聯(lián)PNP型晶體管的低壓線性調(diào)節(jié)器
推薦技術(shù)資料
- 羅盤誤差及補(bǔ)償
- 造成羅盤誤差的主要因素有傳感器誤差、其他磁材料干擾等。... [詳細(xì)]
- 電源管理 IC (PMIC)&
- I2C 接口和 PmBUS 以及 OTP/M
- MOSFET 和柵極驅(qū)動器單
- 數(shù)字恒定導(dǎo)通時(shí)間控制模式(CO
- Power Management Buck/
- 反激變換器傳導(dǎo)和輻射電磁干擾分析和抑制技術(shù)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究