高速PCB布線差分對(duì)走線
發(fā)布時(shí)間:2008/10/13 0:00:00 訪問(wèn)次數(shù):888
為了避免不理想返回路徑的影響,可以采用差分對(duì)走線。為了獲得較好的信號(hào)完整性,可以選用差分對(duì)來(lái)對(duì)高速信號(hào)進(jìn)行走線,如圖1所示,lvds電平的傳輸就采用差分傳輸線的方式。
圖1 差分對(duì)走線實(shí)例
差分信號(hào)傳輸有很多優(yōu)點(diǎn),如:
· 輸出驅(qū)動(dòng)總的di/dr會(huì)大幅降低,從而減小了軌道塌陷和潛在的電磁干擾;
· 與單端放大器相比,接收器中的差分放大器有更高的增益;
· 差分信號(hào)在一對(duì)緊耦合差分對(duì)中傳輸時(shí),在返回路徑中對(duì)付串?dāng)_和突變的魯棒性更好;
· 因?yàn)槊總(gè)信號(hào)都有自己的返回路徑,所以差分新信號(hào)通過(guò)接插件或封裝時(shí),不易受
到開(kāi)關(guān)噪聲的干擾;
但是差分信號(hào)也有其缺點(diǎn):首先是會(huì)產(chǎn)生潛在的emi,如果不對(duì)差分信號(hào)進(jìn)行恰當(dāng)?shù)钠胶饣驗(yàn)V波,或者存在任何共模信號(hào),就可能會(huì)產(chǎn)生emi問(wèn)題;其次是和單端信號(hào)相比,傳輸差分信號(hào)需要雙倍的信號(hào)線。
如圖2所示為差分對(duì)走線在pcb上的橫截面。d為兩個(gè)差分對(duì)之間的距離;s為差分對(duì)兩根信號(hào)線間的距離;w為差分對(duì)走線的寬度;ff為介質(zhì)厚度。
使用差分對(duì)走線時(shí),要遵循以下原則:
· 保持差分對(duì)的兩信號(hào)走線之間的距離s在整個(gè)走線上為常數(shù);
· 確保d>25,以最小化兩個(gè)差分對(duì)信號(hào)之間的串?dāng)_;
· 使差分對(duì)的兩信號(hào)走線之間的距離s滿足:s=3h,以便使元件的反射阻抗最小化;
· 將兩差分信號(hào)線的長(zhǎng)度保持相等,以消除信號(hào)的相位差;
· 避免在差分對(duì)上使用多個(gè)過(guò)孔,過(guò)孔會(huì)產(chǎn)生阻抗不匹配和電感。
圖2 pcb上的差分對(duì)走線
以前,只有不到50%的電路板采用可控阻抗互連線,而現(xiàn)在這一比例已超過(guò)90%。如今有不到50%的電路板使用了差分對(duì),相信在不久的將來(lái),隨著對(duì)差分對(duì)原理和設(shè)計(jì)規(guī)則的了解加深,將會(huì)有超過(guò)90%的電路板使用它
歡迎轉(zhuǎn)載,信息來(lái)源維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
為了避免不理想返回路徑的影響,可以采用差分對(duì)走線。為了獲得較好的信號(hào)完整性,可以選用差分對(duì)來(lái)對(duì)高速信號(hào)進(jìn)行走線,如圖1所示,lvds電平的傳輸就采用差分傳輸線的方式。
圖1 差分對(duì)走線實(shí)例
差分信號(hào)傳輸有很多優(yōu)點(diǎn),如:
· 輸出驅(qū)動(dòng)總的di/dr會(huì)大幅降低,從而減小了軌道塌陷和潛在的電磁干擾;
· 與單端放大器相比,接收器中的差分放大器有更高的增益;
· 差分信號(hào)在一對(duì)緊耦合差分對(duì)中傳輸時(shí),在返回路徑中對(duì)付串?dāng)_和突變的魯棒性更好;
· 因?yàn)槊總(gè)信號(hào)都有自己的返回路徑,所以差分新信號(hào)通過(guò)接插件或封裝時(shí),不易受
到開(kāi)關(guān)噪聲的干擾;
但是差分信號(hào)也有其缺點(diǎn):首先是會(huì)產(chǎn)生潛在的emi,如果不對(duì)差分信號(hào)進(jìn)行恰當(dāng)?shù)钠胶饣驗(yàn)V波,或者存在任何共模信號(hào),就可能會(huì)產(chǎn)生emi問(wèn)題;其次是和單端信號(hào)相比,傳輸差分信號(hào)需要雙倍的信號(hào)線。
如圖2所示為差分對(duì)走線在pcb上的橫截面。d為兩個(gè)差分對(duì)之間的距離;s為差分對(duì)兩根信號(hào)線間的距離;w為差分對(duì)走線的寬度;ff為介質(zhì)厚度。
使用差分對(duì)走線時(shí),要遵循以下原則:
· 保持差分對(duì)的兩信號(hào)走線之間的距離s在整個(gè)走線上為常數(shù);
· 確保d>25,以最小化兩個(gè)差分對(duì)信號(hào)之間的串?dāng)_;
· 使差分對(duì)的兩信號(hào)走線之間的距離s滿足:s=3h,以便使元件的反射阻抗最小化;
· 將兩差分信號(hào)線的長(zhǎng)度保持相等,以消除信號(hào)的相位差;
· 避免在差分對(duì)上使用多個(gè)過(guò)孔,過(guò)孔會(huì)產(chǎn)生阻抗不匹配和電感。
圖2 pcb上的差分對(duì)走線
以前,只有不到50%的電路板采用可控阻抗互連線,而現(xiàn)在這一比例已超過(guò)90%。如今有不到50%的電路板使用了差分對(duì),相信在不久的將來(lái),隨著對(duì)差分對(duì)原理和設(shè)計(jì)規(guī)則的了解加深,將會(huì)有超過(guò)90%的電路板使用它
歡迎轉(zhuǎn)載,信息來(lái)源維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
上一篇:高速PCB走線的3-W原則
上一篇:高速PCB布線拐角走線
熱門點(diǎn)擊
- 同步整流的基本工作原理
- 漏電感(Leakage Inductance
- 功率半導(dǎo)體開(kāi)關(guān)管的SPICE仿真模型
- 高速PCB多層板疊層設(shè)計(jì)原則
- 高速電路PCB “地”、返回路徑、鏡像層和磁
- 去耦電容的選擇舉例
- 直流濾波電感
- 肖特基二極管(SBD)
- 二極管反向恢復(fù)電流
- 串聯(lián)PNP型晶體管的低壓線性調(diào)節(jié)器
推薦技術(shù)資料
- 羅盤誤差及補(bǔ)償
- 造成羅盤誤差的主要因素有傳感器誤差、其他磁材料干擾等。... [詳細(xì)]
- 電源管理 IC (PMIC)&
- I2C 接口和 PmBUS 以及 OTP/M
- MOSFET 和柵極驅(qū)動(dòng)器單
- 數(shù)字恒定導(dǎo)通時(shí)間控制模式(CO
- Power Management Buck/
- 反激變換器傳導(dǎo)和輻射電磁干擾分析和抑制技術(shù)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究