PCB高速的界定
發(fā)布時(shí)間:2008/10/13 0:00:00 訪問次數(shù):507
如果一個(gè)數(shù)字系統(tǒng)的時(shí)鐘頻率達(dá)到或者超過50mhz,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)電子系統(tǒng)一定的分量(比如說1/3),這就稱為高速電路。
實(shí)際上信號的諧波頻率比信號本身的重復(fù)頻率高,是信號快速變化的上升沿與下降沿引發(fā)了信號傳輸?shù)姆穷A(yù)期結(jié)果。因此,通常約定如果走線傳播延時(shí)大于20%驅(qū)動端的信號上升時(shí)間,則認(rèn)為此類信號是高速信號并可能產(chǎn)生傳輸線效應(yīng)。
定義了傳輸線效應(yīng)發(fā)生的前提條件,又如何判斷傳播延時(shí)是否大于20%驅(qū)動端的信號上升時(shí)間呢?信號上升時(shí)間的典型值一般可通過器件手冊查出,而信號的傳播時(shí)間在pcb設(shè)計(jì)中由實(shí)際布線長度和傳播速度決定。例如,“fr4”板上信號傳播速度大約為6in/ns(1in=2.54 cm),但如果過孔多,器件引腳多,速度將降低,高速邏輯器件的信號上升時(shí)間大約為0.2ns,則安全的走線長度將不會超過0.24in。
假設(shè)“tr”為信號上升時(shí)問,“td”為信號線傳播延時(shí),有如下經(jīng)驗(yàn)法則:如果民≥5td,信號落在安全區(qū)域;如果2td≥tr≥5td,信號落在不確定區(qū)域;如果tr≤2td,信號落在問題區(qū)域。對于落在不確定區(qū)域及問題區(qū)域的信號,應(yīng)該使用高速電路設(shè)計(jì)方法。
與低速情況下的數(shù)字設(shè)計(jì)相比,高速數(shù)字設(shè)計(jì)著重強(qiáng)調(diào)了數(shù)字電路之間用來傳輸信號的路徑和互連,從發(fā)送信號芯片到接收信號芯片間的完整的電流路徑,包括封裝、走線、連接器、插座,以及許多其他的結(jié)構(gòu)。高速數(shù)字電路的設(shè)計(jì)主要研究互連對信號傳播的影響、信號間的相互作用,以及和外界的相互作用。
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
如果一個(gè)數(shù)字系統(tǒng)的時(shí)鐘頻率達(dá)到或者超過50mhz,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)電子系統(tǒng)一定的分量(比如說1/3),這就稱為高速電路。
實(shí)際上信號的諧波頻率比信號本身的重復(fù)頻率高,是信號快速變化的上升沿與下降沿引發(fā)了信號傳輸?shù)姆穷A(yù)期結(jié)果。因此,通常約定如果走線傳播延時(shí)大于20%驅(qū)動端的信號上升時(shí)間,則認(rèn)為此類信號是高速信號并可能產(chǎn)生傳輸線效應(yīng)。
定義了傳輸線效應(yīng)發(fā)生的前提條件,又如何判斷傳播延時(shí)是否大于20%驅(qū)動端的信號上升時(shí)間呢?信號上升時(shí)間的典型值一般可通過器件手冊查出,而信號的傳播時(shí)間在pcb設(shè)計(jì)中由實(shí)際布線長度和傳播速度決定。例如,“fr4”板上信號傳播速度大約為6in/ns(1in=2.54 cm),但如果過孔多,器件引腳多,速度將降低,高速邏輯器件的信號上升時(shí)間大約為0.2ns,則安全的走線長度將不會超過0.24in。
假設(shè)“tr”為信號上升時(shí)問,“td”為信號線傳播延時(shí),有如下經(jīng)驗(yàn)法則:如果民≥5td,信號落在安全區(qū)域;如果2td≥tr≥5td,信號落在不確定區(qū)域;如果tr≤2td,信號落在問題區(qū)域。對于落在不確定區(qū)域及問題區(qū)域的信號,應(yīng)該使用高速電路設(shè)計(jì)方法。
與低速情況下的數(shù)字設(shè)計(jì)相比,高速數(shù)字設(shè)計(jì)著重強(qiáng)調(diào)了數(shù)字電路之間用來傳輸信號的路徑和互連,從發(fā)送信號芯片到接收信號芯片間的完整的電流路徑,包括封裝、走線、連接器、插座,以及許多其他的結(jié)構(gòu)。高速數(shù)字電路的設(shè)計(jì)主要研究互連對信號傳播的影響、信號間的相互作用,以及和外界的相互作用。
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
上一篇:高速PCB的終端端接
上一篇:PCB高速信號
熱門點(diǎn)擊
- 同步整流的基本工作原理
- 漏電感(Leakage Inductance
- 功率半導(dǎo)體開關(guān)管的SPICE仿真模型
- 高速PCB多層板疊層設(shè)計(jì)原則
- 高速電路PCB “地”、返回路徑、鏡像層和磁
- 去耦電容的選擇舉例
- 直流濾波電感
- 肖特基二極管(SBD)
- 二極管反向恢復(fù)電流
- 串聯(lián)PNP型晶體管的低壓線性調(diào)節(jié)器
推薦技術(shù)資料
- 羅盤誤差及補(bǔ)償
- 造成羅盤誤差的主要因素有傳感器誤差、其他磁材料干擾等。... [詳細(xì)]
- 扇出型面板級封裝(FOPLP)
- 全球首款無掩模光刻系統(tǒng)—DSP
- 紫光閃存E5200 PCIe 5.0 企業(yè)級
- NAND Flash 技術(shù)和系
- 高性能DIMM 內(nèi)存數(shù)據(jù)技術(shù)封
- PCIe Gen4 SSD主控
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究