去耦電容對ΔI噪聲電流的抑制作用
發(fā)布時間:2008/10/20 0:00:00 訪問次數(shù):588
在電子線路設(shè)計中,經(jīng)常采用去耦技術(shù)阻止能量從一個電路傳輸?shù)搅硪粋電路。在電路中,當cmos邏輯器件的眾多信號引腳同時發(fā)生“0”和“1”翻轉(zhuǎn)時,無論是否接有容性負載,都會產(chǎn)生很大的δi噪聲電流,使得器件外部的電源電壓發(fā)生突變,上文已經(jīng)有詳細地分析。常用的解決方案是采用去耦技術(shù)來保證直流工作電壓的穩(wěn)定性,以確保各邏輯器件正常工作。一般是選擇安裝去耦電容來提供一個電流源,以補償邏輯器件工作時所產(chǎn)生的δi噪聲電流,從而造成電源電壓的波動。從另外一個角度來說,由于電路中電源線和地線結(jié)構(gòu)表現(xiàn)為一個感性阻抗,因而使δi噪聲電流表現(xiàn)為一個δi噪聲電壓來破壞邏輯器件的工作。去耦電容可以分為兩種:本地去耦電容和整體去耦電容。本地去耦電容可以就近為器件產(chǎn)生的aj噪聲電流提供一個電流補償源;整體去耦電容則為整個系統(tǒng)提供一個電流源,以補償系統(tǒng)工作時所產(chǎn)生的瞬間δi噪聲電流。
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
在電子線路設(shè)計中,經(jīng)常采用去耦技術(shù)阻止能量從一個電路傳輸?shù)搅硪粋電路。在電路中,當cmos邏輯器件的眾多信號引腳同時發(fā)生“0”和“1”翻轉(zhuǎn)時,無論是否接有容性負載,都會產(chǎn)生很大的δi噪聲電流,使得器件外部的電源電壓發(fā)生突變,上文已經(jīng)有詳細地分析。常用的解決方案是采用去耦技術(shù)來保證直流工作電壓的穩(wěn)定性,以確保各邏輯器件正常工作。一般是選擇安裝去耦電容來提供一個電流源,以補償邏輯器件工作時所產(chǎn)生的δi噪聲電流,從而造成電源電壓的波動。從另外一個角度來說,由于電路中電源線和地線結(jié)構(gòu)表現(xiàn)為一個感性阻抗,因而使δi噪聲電流表現(xiàn)為一個δi噪聲電壓來破壞邏輯器件的工作。去耦電容可以分為兩種:本地去耦電容和整體去耦電容。本地去耦電容可以就近為器件產(chǎn)生的aj噪聲電流提供一個電流補償源;整體去耦電容則為整個系統(tǒng)提供一個電流源,以補償系統(tǒng)工作時所產(chǎn)生的瞬間δi噪聲電流。
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
上一篇:本地去耦電容
上一篇:電容并聯(lián)特性及反諧振
熱門點擊
- 電容并聯(lián)特性及反諧振
- 什么是高音揚聲器車用高音喇叭作用特性結(jié)構(gòu)
- 高速PCB多層板疊層設(shè)計原則
- 高速電路PCB “地”、返回路徑、鏡像層和磁
- 去耦電容的選擇舉例
- 半導(dǎo)體pn結(jié)物理特性-pn結(jié)二極管的單向?qū)щ?/a>
- 穩(wěn)壓二級管穩(wěn)壓電路原理分析
- 車用中音喇叭作用特點結(jié)構(gòu)
- PCB傳輸線模型
- 高速PCB布線拓撲
推薦技術(shù)資料
- 扇出型面板級封裝(FOPLP)
- 全球首款無掩模光刻系統(tǒng)—DSP
- 紫光閃存E5200 PCIe 5.0 企業(yè)級
- NAND Flash 技術(shù)和系
- 高性能DIMM 內(nèi)存數(shù)據(jù)技術(shù)封
- PCIe Gen4 SSD主控
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究