同步DRAM的寫操作
發(fā)布時(shí)間:2008/11/22 0:00:00 訪問次數(shù):634
同步dram的寫操作如圖所示,與讀操作相同,都是與時(shí)鐘上升沿同步地賦予指令及數(shù)據(jù)的。
圖 sdram的寫操作
。1)行地址與存儲塊編號指定
向處于idle狀態(tài)的同步dram發(fā)出actv指令,同時(shí)賦予行地址和存儲塊編號,據(jù)此,激活相應(yīng)的存儲塊,使之處于能夠接受下-寫指令的狀態(tài)。
(2)發(fā)出寫指令
發(fā)出actv指令后,只要經(jīng)過trcd時(shí)間的等待,就可以處于能接受下一指令的狀態(tài),與列地址、寫入數(shù)據(jù)一起發(fā)出write指令。與讀操作時(shí)不同的是,不必在意延遲時(shí)間,可與指令同時(shí)賦予數(shù)據(jù)。
。3)數(shù)據(jù)的連續(xù)寫入
當(dāng)進(jìn)行突發(fā)寫操作時(shí),可在此之后連續(xù)賦予數(shù)據(jù)。只要連續(xù)賦予模式寄存器的突發(fā)長度(bl)所指定的長度,寫人目的地的地址就可在dram內(nèi)部自動(dòng)更新,進(jìn)行突發(fā)寫操作。圖中表示了bl=4時(shí)的操作。
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.dzsc.com)
同步dram的寫操作如圖所示,與讀操作相同,都是與時(shí)鐘上升沿同步地賦予指令及數(shù)據(jù)的。
圖 sdram的寫操作
(1)行地址與存儲塊編號指定
向處于idle狀態(tài)的同步dram發(fā)出actv指令,同時(shí)賦予行地址和存儲塊編號,據(jù)此,激活相應(yīng)的存儲塊,使之處于能夠接受下-寫指令的狀態(tài)。
。2)發(fā)出寫指令
發(fā)出actv指令后,只要經(jīng)過trcd時(shí)間的等待,就可以處于能接受下一指令的狀態(tài),與列地址、寫入數(shù)據(jù)一起發(fā)出write指令。與讀操作時(shí)不同的是,不必在意延遲時(shí)間,可與指令同時(shí)賦予數(shù)據(jù)。
(3)數(shù)據(jù)的連續(xù)寫入
當(dāng)進(jìn)行突發(fā)寫操作時(shí),可在此之后連續(xù)賦予數(shù)據(jù)。只要連續(xù)賦予模式寄存器的突發(fā)長度(bl)所指定的長度,寫人目的地的地址就可在dram內(nèi)部自動(dòng)更新,進(jìn)行突發(fā)寫操作。圖中表示了bl=4時(shí)的操作。
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.dzsc.com)
上一篇:DDR-SDRAM的信號
上一篇:同步DRAM的讀操作
熱門點(diǎn)擊
- 電可擦除可編程只讀存儲器
- DDR-SDRAM的信號
- 一次性PROM
- DRAM的CAS先于RAS有效刷新
- DRAM的讀/寫操作
- 雙端口SRAM
- SDRAM的模式寄存器設(shè)置(MRS)
- 狀態(tài)寄存器
- UV-EPROM的寫入與擦除
- UV-EPROM的輸入輸出信號
推薦技術(shù)資料
- MPS 啟動(dòng)器開發(fā)板/評估套件(EVKT/P
- 12V、6A 四路降壓電源管理 IC
- 數(shù)字恒定導(dǎo)通時(shí)間控制模式(COT)
- 同步降壓PWM DC-DC線性
- ADC 技術(shù)參數(shù)與應(yīng)用需求之
- 反激變換器傳導(dǎo)和輻射電磁干擾分
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究