DDR-SDRAM的信號(hào)
發(fā)布時(shí)間:2008/11/22 0:00:00 訪問(wèn)次數(shù):1708
ddr sdram的信號(hào)例如圖1所示,在這里,作為4m×16位×4塊結(jié)構(gòu)的256m位的ddr sdram,我們以elpida公司(neo與日立的合資公司)的hm5425161b為例進(jìn)行說(shuō)明。在同步dram的基礎(chǔ)上添加的信號(hào)標(biāo)注了※符號(hào),與dram控制器的連接如圖2所示。首先我們針對(duì)這些信號(hào)進(jìn)行說(shuō)明。
圖1 ddr-sdram的信號(hào)
圖2 ddr-sdram的連接
1. clk(反相時(shí)鐘)
同步dram只有一個(gè)時(shí)鐘輸入,與上升沿同步進(jìn)行操作,而ddr-sdram同時(shí)也利用反相時(shí)鐘。在dmu/dml(數(shù)據(jù)屏蔽)、dqsu/dqsl(數(shù)據(jù)選通)和dqn(數(shù)據(jù))的采樣時(shí)利用clk、clk兩種時(shí)鐘。
因?yàn)樵谏鲜鲆酝庑盘?hào)輸入的采樣時(shí)只利用clk,所以認(rèn)為該信號(hào)只應(yīng)用于數(shù)據(jù)傳輸中即可。
2. dqsu/dqsl
在ddr-sdram的情況下,因?yàn)閿?shù)據(jù)傳輸是非?斓模虼嗽赿ram控制器與dram元件之間存在信號(hào)偏移的問(wèn)題。為此,在數(shù)據(jù)傳輸時(shí),我們利用dqsu/dqsl判斷數(shù)據(jù)是否確定。該信號(hào)可雙向使用。
讀操作時(shí),如果接收到來(lái)自dram控制器的read指令,則ddr-sdram將dqs信號(hào)設(shè)為低電平,然后結(jié)合數(shù)據(jù)切換dqs。雖然ddr-sdram與同步dram在指令的傳輸上是相同,都在clk的上升沿進(jìn)行,但ddr-sdram的cas延遲時(shí)間值采用整數(shù)或者整數(shù)+0.5的值,所以當(dāng)cas延遲時(shí)間是整數(shù)時(shí),dqs與clk同相;當(dāng)cas延遲時(shí)間是整數(shù)+0.5時(shí),dqs與clk同相。在主機(jī)方面,不是單純地與時(shí)鐘同步接受數(shù)據(jù),而是根據(jù)是否切換了dqs信號(hào)來(lái)提取數(shù)據(jù)。
寫操作時(shí),dram控制器在數(shù)據(jù)傳輸開(kāi)始之前將dqs設(shè)置為低電平,數(shù)據(jù)確定后再進(jìn)行切換dqs的操作。ddr-sdram是要結(jié)合dqs信號(hào)提取數(shù)據(jù)的。
歡迎轉(zhuǎn)載,信息來(lái)源維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
ddr sdram的信號(hào)例如圖1所示,在這里,作為4m×16位×4塊結(jié)構(gòu)的256m位的ddr sdram,我們以elpida公司(neo與日立的合資公司)的hm5425161b為例進(jìn)行說(shuō)明。在同步dram的基礎(chǔ)上添加的信號(hào)標(biāo)注了※符號(hào),與dram控制器的連接如圖2所示。首先我們針對(duì)這些信號(hào)進(jìn)行說(shuō)明。
圖1 ddr-sdram的信號(hào)
圖2 ddr-sdram的連接
1. clk(反相時(shí)鐘)
同步dram只有一個(gè)時(shí)鐘輸入,與上升沿同步進(jìn)行操作,而ddr-sdram同時(shí)也利用反相時(shí)鐘。在dmu/dml(數(shù)據(jù)屏蔽)、dqsu/dqsl(數(shù)據(jù)選通)和dqn(數(shù)據(jù))的采樣時(shí)利用clk、clk兩種時(shí)鐘。
因?yàn)樵谏鲜鲆酝庑盘?hào)輸入的采樣時(shí)只利用clk,所以認(rèn)為該信號(hào)只應(yīng)用于數(shù)據(jù)傳輸中即可。
2. dqsu/dqsl
在ddr-sdram的情況下,因?yàn)閿?shù)據(jù)傳輸是非?斓,因此在dram控制器與dram元件之間存在信號(hào)偏移的問(wèn)題。為此,在數(shù)據(jù)傳輸時(shí),我們利用dqsu/dqsl判斷數(shù)據(jù)是否確定。該信號(hào)可雙向使用。
讀操作時(shí),如果接收到來(lái)自dram控制器的read指令,則ddr-sdram將dqs信號(hào)設(shè)為低電平,然后結(jié)合數(shù)據(jù)切換dqs。雖然ddr-sdram與同步dram在指令的傳輸上是相同,都在clk的上升沿進(jìn)行,但ddr-sdram的cas延遲時(shí)間值采用整數(shù)或者整數(shù)+0.5的值,所以當(dāng)cas延遲時(shí)間是整數(shù)時(shí),dqs與clk同相;當(dāng)cas延遲時(shí)間是整數(shù)+0.5時(shí),dqs與clk同相。在主機(jī)方面,不是單純地與時(shí)鐘同步接受數(shù)據(jù),而是根據(jù)是否切換了dqs信號(hào)來(lái)提取數(shù)據(jù)。
寫操作時(shí),dram控制器在數(shù)據(jù)傳輸開(kāi)始之前將dqs設(shè)置為低電平,數(shù)據(jù)確定后再進(jìn)行切換dqs的操作。ddr-sdram是要結(jié)合dqs信號(hào)提取數(shù)據(jù)的。
歡迎轉(zhuǎn)載,信息來(lái)源維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
上一篇:DDR-SDRAM的操作
上一篇:同步DRAM的寫操作
熱門點(diǎn)擊
- 電可擦除可編程只讀存儲(chǔ)器
- DDR-SDRAM的信號(hào)
- 一次性PROM
- DRAM的CAS先于RAS有效刷新
- DRAM的讀/寫操作
- 雙端口SRAM
- SDRAM的模式寄存器設(shè)置(MRS)
- 狀態(tài)寄存器
- UV-EPROM的寫入與擦除
- UV-EPROM的輸入輸出信號(hào)
推薦技術(shù)資料
- 首款新結(jié)構(gòu)硅基外腔混合集成光源芯片
- 全大核架構(gòu) X930 超大核的
- 計(jì)算子系統(tǒng)(Compute Sub Syst
- Neoverse CSS V3 架構(gòu)R
- Arm Neoverse CP
- Dimensity 9400芯
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究