利用降頻技術(shù)降低開關(guān)電源的待機(jī)功耗
發(fā)布時(shí)間:2007/8/20 0:00:00 訪問次數(shù):472
目前發(fā)達(dá)國家對電器產(chǎn)品功耗方面的要求日益嚴(yán)格,并針對待機(jī)功耗制定了很多標(biāo)準(zhǔn)規(guī)范。為了符合這些規(guī)范,很多新技術(shù)應(yīng)運(yùn)而生,主要思想是讓開關(guān)電源在負(fù)載很小或空載處于待機(jī)狀態(tài)時(shí)能夠以較低開關(guān)頻率操作。本文探討脈沖跳躍模式(pulse skipping)、突變模式(burst mode)及非導(dǎo)通時(shí)間調(diào)變(off time modulation)等三種較常用降頻技術(shù),介紹如何降低開關(guān)頻率以達(dá)到減少待機(jī)功耗的目的。
在環(huán)保意識日益受到重視的綠色時(shí)代,有效利用有限的能源已經(jīng)成為人們的共識。歐美國家對于電器產(chǎn)品在空載待機(jī)時(shí)的功耗定義了明確的規(guī)范,歐盟(EEC)公布的具體規(guī)定如表1所示,而在美國方面,從2001年7月起該國就規(guī)定政府機(jī)構(gòu)不得購買待機(jī)功耗超過1W的電器產(chǎn)品。 由此可見,在不久的未來,電源轉(zhuǎn)換器低待機(jī)功耗將成為基本要求,這也是電源設(shè)計(jì)工程師必須面臨的挑戰(zhàn)。
開關(guān)電源損耗分析
開關(guān)電源的損耗包含導(dǎo)通損耗、開關(guān)損耗以及外圍控制電路損耗,電路不同部分的損耗成因各不相同,因此抑制損耗的方法也有不同。需要用數(shù)學(xué)方程式量化這些損耗,進(jìn)而整理出降低各部分損耗的方法,才能得出具體有效降低整體損耗的方案。 為了討論方便,本文以常用的回掃轉(zhuǎn)換器為例,將各部分
決方法。表2、表3及表4分別為導(dǎo)通損耗、切換損耗以及外圍控制電路損耗的原因分析與解決對策。
由這幾張表分析結(jié)果可以很明顯看出,導(dǎo)通損耗和切換損耗與轉(zhuǎn)換器開關(guān)頻率的關(guān)系非常密切,而較高的頻率可以降低轉(zhuǎn)換器對儲(chǔ)能元件(電感與電容)大小的要求。為了降低轉(zhuǎn)換器待機(jī)時(shí)的損耗而讓轉(zhuǎn)換器在低負(fù)載或空載時(shí)將開關(guān)頻率降低,可以兼顧到元件體積與能量損耗。目前已有多種技術(shù)基于這種概念應(yīng)用到實(shí)際電源管理IC上,以下我們將就其中三種應(yīng)用較為廣泛的技術(shù)分別介紹其設(shè)計(jì)概念與特性。
脈沖跳躍技術(shù)
圖1為脈沖跳躍技術(shù)示意圖。當(dāng)負(fù)載降低時(shí),驅(qū)動(dòng)功率開關(guān)的開關(guān)脈沖將被遮蔽(即跳過),部分脈沖被省略也即等效于降低了開關(guān)頻率,可降低高頻開關(guān)帶來的損耗,然而這種降頻方式會(huì)造成輸出電壓突降或突升(圖2)。
導(dǎo)通時(shí)能量儲(chǔ)存在變壓器激磁電感中,開關(guān)截止后,原先儲(chǔ)存的能量被釋放到負(fù)載一側(cè)。儲(chǔ)存在激磁電感中的功率可以表示為
(fS×Vin2×TON2)/(2×LP)。 當(dāng)負(fù)載降低到一定程度時(shí),脈沖跳躍機(jī)制將使有效開關(guān)頻率減半,這意味著轉(zhuǎn)換器供應(yīng)負(fù)載的功率減半,因此回掃電路將增加脈沖寬度以補(bǔ)足輸出負(fù)載所需要的功率,而在脈沖寬度增加到負(fù)載所需功率之前,輸出電壓將產(chǎn)生突降。相反的情形發(fā)生在等效開關(guān)頻率增加時(shí),輸出電壓將發(fā)生突升。這種負(fù)載變動(dòng)時(shí)輸出電壓突升與突降是開關(guān)頻率非連續(xù)變動(dòng)(以整數(shù)倍增加或降低)的必然結(jié)果。
突變模式
突變模式技術(shù)又稱打嗝模式(hiccup mode)或周期省略模式(圖3)。在負(fù)載很大情況下,回掃電路根據(jù)輸出電壓變化來調(diào)制脈沖寬度。 當(dāng)負(fù)載降低到一定程度時(shí),控制電路將維持原有脈沖寬度,轉(zhuǎn)而周期性跳過部分脈沖,控制電路通過降低總脈沖寬度或增加遮蔽周期長度達(dá)到降低損耗的目的。該技術(shù)有兩個(gè)明顯的缺點(diǎn),即低頻干擾會(huì)和遮蔽周期一起出現(xiàn),而且負(fù)載突然改變也會(huì)造成輸出電壓突降。
非導(dǎo)通時(shí)間調(diào)制技術(shù)
圖4顯示了非導(dǎo)通時(shí)間調(diào)制的基本原理。當(dāng)負(fù)載改變時(shí),開關(guān)頻率將連續(xù)降低或增加,開關(guān)頻率與輸出功率的關(guān)系如圖5所示。低負(fù)載或空載時(shí)這種連續(xù)調(diào)變降低開關(guān)頻率的方式除了可以有效降低能量損失外,還可以避免前兩種方法中輸出電壓突升或突降的問題。
起動(dòng)電路損耗
動(dòng)電路損耗在電源轉(zhuǎn)換器空載待機(jī)損耗中占很高的比例,此處我們介紹一種起動(dòng)速度快且損耗低的起動(dòng)電路。圖6(a)為傳統(tǒng)起動(dòng)電路,其中VSTA是脈寬調(diào)制控制器起始臨界電壓,TD_ON是啟動(dòng)延遲時(shí)間,TD_ON=(C1×VSTA)/IC1。使用較大輸入電阻(Rin)可以有效降低電阻損耗,但啟動(dòng)延遲時(shí)間會(huì)延長。因此建議采用圖6(b)電路,其中C1電容較
目前發(fā)達(dá)國家對電器產(chǎn)品功耗方面的要求日益嚴(yán)格,并針對待機(jī)功耗制定了很多標(biāo)準(zhǔn)規(guī)范。為了符合這些規(guī)范,很多新技術(shù)應(yīng)運(yùn)而生,主要思想是讓開關(guān)電源在負(fù)載很小或空載處于待機(jī)狀態(tài)時(shí)能夠以較低開關(guān)頻率操作。本文探討脈沖跳躍模式(pulse skipping)、突變模式(burst mode)及非導(dǎo)通時(shí)間調(diào)變(off time modulation)等三種較常用降頻技術(shù),介紹如何降低開關(guān)頻率以達(dá)到減少待機(jī)功耗的目的。
在環(huán)保意識日益受到重視的綠色時(shí)代,有效利用有限的能源已經(jīng)成為人們的共識。歐美國家對于電器產(chǎn)品在空載待機(jī)時(shí)的功耗定義了明確的規(guī)范,歐盟(EEC)公布的具體規(guī)定如表1所示,而在美國方面,從2001年7月起該國就規(guī)定政府機(jī)構(gòu)不得購買待機(jī)功耗超過1W的電器產(chǎn)品。 由此可見,在不久的未來,電源轉(zhuǎn)換器低待機(jī)功耗將成為基本要求,這也是電源設(shè)計(jì)工程師必須面臨的挑戰(zhàn)。
開關(guān)電源損耗分析
開關(guān)電源的損耗包含導(dǎo)通損耗、開關(guān)損耗以及外圍控制電路損耗,電路不同部分的損耗成因各不相同,因此抑制損耗的方法也有不同。需要用數(shù)學(xué)方程式量化這些損耗,進(jìn)而整理出降低各部分損耗的方法,才能得出具體有效降低整體損耗的方案。 為了討論方便,本文以常用的回掃轉(zhuǎn)換器為例,將各部分
決方法。表2、表3及表4分別為導(dǎo)通損耗、切換損耗以及外圍控制電路損耗的原因分析與解決對策。
由這幾張表分析結(jié)果可以很明顯看出,導(dǎo)通損耗和切換損耗與轉(zhuǎn)換器開關(guān)頻率的關(guān)系非常密切,而較高的頻率可以降低轉(zhuǎn)換器對儲(chǔ)能元件(電感與電容)大小的要求。為了降低轉(zhuǎn)換器待機(jī)時(shí)的損耗而讓轉(zhuǎn)換器在低負(fù)載或空載時(shí)將開關(guān)頻率降低,可以兼顧到元件體積與能量損耗。目前已有多種技術(shù)基于這種概念應(yīng)用到實(shí)際電源管理IC上,以下我們將就其中三種應(yīng)用較為廣泛的技術(shù)分別介紹其設(shè)計(jì)概念與特性。
脈沖跳躍技術(shù)
圖1為脈沖跳躍技術(shù)示意圖。當(dāng)負(fù)載降低時(shí),驅(qū)動(dòng)功率開關(guān)的開關(guān)脈沖將被遮蔽(即跳過),部分脈沖被省略也即等效于降低了開關(guān)頻率,可降低高頻開關(guān)帶來的損耗,然而這種降頻方式會(huì)造成輸出電壓突降或突升(圖2)。
導(dǎo)通時(shí)能量儲(chǔ)存在變壓器激磁電感中,開關(guān)截止后,原先儲(chǔ)存的能量被釋放到負(fù)載一側(cè)。儲(chǔ)存在激磁電感中的功率可以表示為
(fS×Vin2×TON2)/(2×LP)。 當(dāng)負(fù)載降低到一定程度時(shí),脈沖跳躍機(jī)制將使有效開關(guān)頻率減半,這意味著轉(zhuǎn)換器供應(yīng)負(fù)載的功率減半,因此回掃電路將增加脈沖寬度以補(bǔ)足輸出負(fù)載所需要的功率,而在脈沖寬度增加到負(fù)載所需功率之前,輸出電壓將產(chǎn)生突降。相反的情形發(fā)生在等效開關(guān)頻率增加時(shí),輸出電壓將發(fā)生突升。這種負(fù)載變動(dòng)時(shí)輸出電壓突升與突降是開關(guān)頻率非連續(xù)變動(dòng)(以整數(shù)倍增加或降低)的必然結(jié)果。
突變模式
突變模式技術(shù)又稱打嗝模式(hiccup mode)或周期省略模式(圖3)。在負(fù)載很大情況下,回掃電路根據(jù)輸出電壓變化來調(diào)制脈沖寬度。 當(dāng)負(fù)載降低到一定程度時(shí),控制電路將維持原有脈沖寬度,轉(zhuǎn)而周期性跳過部分脈沖,控制電路通過降低總脈沖寬度或增加遮蔽周期長度達(dá)到降低損耗的目的。該技術(shù)有兩個(gè)明顯的缺點(diǎn),即低頻干擾會(huì)和遮蔽周期一起出現(xiàn),而且負(fù)載突然改變也會(huì)造成輸出電壓突降。
非導(dǎo)通時(shí)間調(diào)制技術(shù)
圖4顯示了非導(dǎo)通時(shí)間調(diào)制的基本原理。當(dāng)負(fù)載改變時(shí),開關(guān)頻率將連續(xù)降低或增加,開關(guān)頻率與輸出功率的關(guān)系如圖5所示。低負(fù)載或空載時(shí)這種連續(xù)調(diào)變降低開關(guān)頻率的方式除了可以有效降低能量損失外,還可以避免前兩種方法中輸出電壓突升或突降的問題。
起動(dòng)電路損耗
動(dòng)電路損耗在電源轉(zhuǎn)換器空載待機(jī)損耗中占很高的比例,此處我們介紹一種起動(dòng)速度快且損耗低的起動(dòng)電路。圖6(a)為傳統(tǒng)起動(dòng)電路,其中VSTA是脈寬調(diào)制控制器起始臨界電壓,TD_ON是啟動(dòng)延遲時(shí)間,TD_ON=(C1×VSTA)/IC1。使用較大輸入電阻(Rin)可以有效降低電阻損耗,但啟動(dòng)延遲時(shí)間會(huì)延長。因此建議采用圖6(b)電路,其中C1電容較
熱門點(diǎn)擊
- MMIC和RFIC的CAD 王紹東,高學(xué)邦,
- 遲滯比較器
- 壓電晶體
- LabVIEW與MATLAB混合編程
- 精工電波掛鐘:自動(dòng)對時(shí)、自動(dòng)發(fā)光
- 射頻功率放大器的自適應(yīng)前饋線性化技術(shù) 蔡鐘斌
- 3G W-CDMA FDD直接轉(zhuǎn)換零中頻接收
- EDA海外發(fā)展前景(上)
- 數(shù)字動(dòng)態(tài)偏置IC提供完整的功率放大器偏置解決
- 采用微流體背部冷卻技術(shù)實(shí)現(xiàn)芯片散熱(圖)
推薦技術(shù)資料
- 按鈕與燈的互動(dòng)實(shí)例
- 現(xiàn)在趕快去看看這個(gè)目錄卞有什么。FGA15N120AN... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究