PAL的輸出和反饋結(jié)構(gòu)
發(fā)布時(shí)間:2008/12/8 0:00:00 訪問次數(shù):1458
1.專用輸出的基本門陣列結(jié)構(gòu)
專用輸出結(jié)構(gòu)如圖1所示,組合邏輯宜采用這種結(jié)構(gòu)。圖中的輸出部分采用或非門,因而也稱這種結(jié)構(gòu)為 輸出低電平有效。若輸出采用或門,則稱為高電平有效器件;若將輸出部分的或非門改為互補(bǔ)輸出的或門 ,則稱為互補(bǔ)輸出器件。
圖1 專用輸出結(jié)構(gòu)
2.可編程i/o結(jié)構(gòu)
可編程i/o結(jié)構(gòu)如圖2所示。其中最上面一個(gè)與門所對應(yīng)的乘積項(xiàng)用于選通三態(tài)緩沖器。如果編程時(shí)使此 乘積項(xiàng)為“0”,即將該與門的所有輸人項(xiàng)全部接通,則三態(tài)緩沖器保持高阻狀態(tài),這時(shí)對應(yīng)的i/o引腳就 可作為輸人腳用,右邊的互補(bǔ)輸出反饋緩沖器作為輸入緩沖器。相反,若編程時(shí)使該乘積項(xiàng)為“1”,則 三態(tài)緩沖器常通,對應(yīng)的i/0腳用作輸出,同時(shí)該輸出信號經(jīng)過互補(bǔ)輸出反饋緩沖器可反饋到輸人端。一 般情況下,三態(tài)輸出緩沖器受乘積項(xiàng)控制,可以輸出“0”,“1”或高阻狀態(tài)。
圖2 i/0結(jié)構(gòu)
3,寄存(時(shí)序)輸出結(jié)構(gòu)
寄存輸出結(jié)構(gòu)如圖3所示,在系統(tǒng)時(shí)鐘(clock)的上升沿,把或門輸出存人d觸發(fā)器,然后通過選通三 態(tài)緩沖器把它送到輸出端q(低電平有效)。同時(shí),d觸發(fā)器的q端經(jīng)過輸出反饋緩沖器反饋到與陣列,這 樣pal器件就能夠?qū)崿F(xiàn)復(fù)雜的邏輯功能。
圖3 寄存輸出結(jié)構(gòu)
4.異或結(jié)構(gòu)
異或結(jié)構(gòu)的pal器件主要是在輸出部分增加一個(gè)異或門,如圖4所示,把乘積和分為兩個(gè)和項(xiàng),這兩個(gè)和 項(xiàng)相異或后,在時(shí)鐘的上升沿存人d觸發(fā)器內(nèi)。異或型pal具有寄存型pal器件的一切特征,而且利用a+0= a和a+1=a很容易實(shí)現(xiàn)有條件的保持操作和取反操作。這種操作為計(jì)數(shù)器和狀態(tài)機(jī)設(shè)計(jì)提供了簡易的實(shí)現(xiàn) 方法。
5.算術(shù)選通反饋結(jié)構(gòu)
這種結(jié)構(gòu)是在異或結(jié)構(gòu)的基礎(chǔ)上增加了反饋選通電路,如圖5所示,它可以對反饋項(xiàng)
圖4 異或pal
q和輸入項(xiàng)i進(jìn)行二元邏輯操作,產(chǎn)生4個(gè)或門輸出,進(jìn)而獲得16種可能的邏輯組合,如圖6所示。這種結(jié)構(gòu) 的pal對實(shí)現(xiàn)快速算術(shù)操作(如相加、相減、大于、小于等)很有用。
圖5 pal的算術(shù)選通反饋結(jié)構(gòu)
在組成pal的與陣列、或陣列、輸出單元和i/o端的4部分中,與陣列和或陣列是核心部分;輸出單元的主 要功能是決定輸出極性、是否有寄存器作為存儲單元、組織各種輸出并決定反饋途徑;i/o端結(jié)構(gòu)決定是 否一端可作為輸入端、輸出端或可控的i/0端。
圖6 pal產(chǎn)生算術(shù)邏輯功能
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.dzsc.com)
1.專用輸出的基本門陣列結(jié)構(gòu)
專用輸出結(jié)構(gòu)如圖1所示,組合邏輯宜采用這種結(jié)構(gòu)。圖中的輸出部分采用或非門,因而也稱這種結(jié)構(gòu)為 輸出低電平有效。若輸出采用或門,則稱為高電平有效器件;若將輸出部分的或非門改為互補(bǔ)輸出的或門 ,則稱為互補(bǔ)輸出器件。
圖1 專用輸出結(jié)構(gòu)
2.可編程i/o結(jié)構(gòu)
可編程i/o結(jié)構(gòu)如圖2所示。其中最上面一個(gè)與門所對應(yīng)的乘積項(xiàng)用于選通三態(tài)緩沖器。如果編程時(shí)使此 乘積項(xiàng)為“0”,即將該與門的所有輸人項(xiàng)全部接通,則三態(tài)緩沖器保持高阻狀態(tài),這時(shí)對應(yīng)的i/o引腳就 可作為輸人腳用,右邊的互補(bǔ)輸出反饋緩沖器作為輸入緩沖器。相反,若編程時(shí)使該乘積項(xiàng)為“1”,則 三態(tài)緩沖器常通,對應(yīng)的i/0腳用作輸出,同時(shí)該輸出信號經(jīng)過互補(bǔ)輸出反饋緩沖器可反饋到輸人端。一 般情況下,三態(tài)輸出緩沖器受乘積項(xiàng)控制,可以輸出“0”,“1”或高阻狀態(tài)。
圖2 i/0結(jié)構(gòu)
3,寄存(時(shí)序)輸出結(jié)構(gòu)
寄存輸出結(jié)構(gòu)如圖3所示,在系統(tǒng)時(shí)鐘(clock)的上升沿,把或門輸出存人d觸發(fā)器,然后通過選通三 態(tài)緩沖器把它送到輸出端q(低電平有效)。同時(shí),d觸發(fā)器的q端經(jīng)過輸出反饋緩沖器反饋到與陣列,這 樣pal器件就能夠?qū)崿F(xiàn)復(fù)雜的邏輯功能。
圖3 寄存輸出結(jié)構(gòu)
4.異或結(jié)構(gòu)
異或結(jié)構(gòu)的pal器件主要是在輸出部分增加一個(gè)異或門,如圖4所示,把乘積和分為兩個(gè)和項(xiàng),這兩個(gè)和 項(xiàng)相異或后,在時(shí)鐘的上升沿存人d觸發(fā)器內(nèi)。異或型pal具有寄存型pal器件的一切特征,而且利用a+0= a和a+1=a很容易實(shí)現(xiàn)有條件的保持操作和取反操作。這種操作為計(jì)數(shù)器和狀態(tài)機(jī)設(shè)計(jì)提供了簡易的實(shí)現(xiàn) 方法。
5.算術(shù)選通反饋結(jié)構(gòu)
這種結(jié)構(gòu)是在異或結(jié)構(gòu)的基礎(chǔ)上增加了反饋選通電路,如圖5所示,它可以對反饋項(xiàng)
圖4 異或pal
q和輸入項(xiàng)i進(jìn)行二元邏輯操作,產(chǎn)生4個(gè)或門輸出,進(jìn)而獲得16種可能的邏輯組合,如圖6所示。這種結(jié)構(gòu) 的pal對實(shí)現(xiàn)快速算術(shù)操作(如相加、相減、大于、小于等)很有用。
圖5 pal的算術(shù)選通反饋結(jié)構(gòu)
在組成pal的與陣列、或陣列、輸出單元和i/o端的4部分中,與陣列和或陣列是核心部分;輸出單元的主 要功能是決定輸出極性、是否有寄存器作為存儲單元、組織各種輸出并決定反饋途徑;i/o端結(jié)構(gòu)決定是 否一端可作為輸入端、輸出端或可控的i/0端。
圖6 pal產(chǎn)生算術(shù)邏輯功能
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.dzsc.com)
熱門點(diǎn)擊
- 可編程邏輯器件的分類及特點(diǎn)
- PAL的輸出和反饋結(jié)構(gòu)
- 可編程邏輯器件PLD表示方法
- 復(fù)雜可編程邏輯器件CPLD的基本結(jié)構(gòu)
- 復(fù)雜可編程邏輯器件CPLD常用器件型號
- 現(xiàn)場可編程邏輯器件FPGA常用器件型號
- CPLD/FPGA器件的配置方法
- PAL器件的基本結(jié)構(gòu)
- 可編程邏輯器件中邏輯的實(shí)現(xiàn)方法
- 現(xiàn)場可編程邏輯器件FPGA的基本結(jié)構(gòu)
推薦技術(shù)資料
- 聲道前級設(shè)計(jì)特點(diǎn)
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
- 100A全集成電源模塊R
- Teseo-VIC6A GNSS車用精準(zhǔn)定位
- 高效先進(jìn)封裝工藝
- 模數(shù)轉(zhuǎn)換器 (Analog-to-Digit
- 集成模數(shù)轉(zhuǎn)換器(ADC)
- 128 通道20 位電流數(shù)字轉(zhuǎn)換器̴
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究