可編程邏輯器件的基本結(jié)構(gòu)
發(fā)布時間:2008/12/8 0:00:00 訪問次數(shù):528
可編程邏輯器件pld的基本結(jié)構(gòu)如圖1所示。由圖可見,pld器件由輸入控制電路、與陣列、或陣列及輸出控制電路組成。在輸人控制電路中,輸人信號經(jīng)過輸入緩沖單元產(chǎn)生每個輸入變量的原變量和反變量,并作為與陣列的輸入項(xiàng)。與陣列由若干個與門組成,輸入緩沖單元提供的各輸入項(xiàng)被有選擇地連接到各個與門輸入端,每個與門的輸出則是部分輸入變量的乘積項(xiàng)。各與門輸出又作為或陣列的輸入,這樣或陣列的輸出就是輸人變量的與或形式。輸出控制電路將或陣列輸出的與或式通過三態(tài)門、寄存器等電路,一方面產(chǎn)生輸出信號,另一方面作為反饋信號送回輸入端,以便實(shí)現(xiàn)更復(fù)雜的邏輯功能。因此,利用pld器件可以方便地實(shí)現(xiàn)各種邏輯函數(shù)。
圖1 pld的基本結(jié)構(gòu)
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.dzsc.com)
可編程邏輯器件pld的基本結(jié)構(gòu)如圖1所示。由圖可見,pld器件由輸入控制電路、與陣列、或陣列及輸出控制電路組成。在輸人控制電路中,輸人信號經(jīng)過輸入緩沖單元產(chǎn)生每個輸入變量的原變量和反變量,并作為與陣列的輸入項(xiàng)。與陣列由若干個與門組成,輸入緩沖單元提供的各輸入項(xiàng)被有選擇地連接到各個與門輸入端,每個與門的輸出則是部分輸入變量的乘積項(xiàng)。各與門輸出又作為或陣列的輸入,這樣或陣列的輸出就是輸人變量的與或形式。輸出控制電路將或陣列輸出的與或式通過三態(tài)門、寄存器等電路,一方面產(chǎn)生輸出信號,另一方面作為反饋信號送回輸入端,以便實(shí)現(xiàn)更復(fù)雜的邏輯功能。因此,利用pld器件可以方便地實(shí)現(xiàn)各種邏輯函數(shù)。
圖1 pld的基本結(jié)構(gòu)
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.dzsc.com)
熱門點(diǎn)擊
- 可編程邏輯器件的分類及特點(diǎn)
- PAL的輸出和反饋結(jié)構(gòu)
- 可編程邏輯器件PLD表示方法
- 復(fù)雜可編程邏輯器件CPLD的基本結(jié)構(gòu)
- 復(fù)雜可編程邏輯器件CPLD常用器件型號
- 現(xiàn)場可編程邏輯器件FPGA常用器件型號
- CPLD/FPGA器件的配置方法
- PAL器件的基本結(jié)構(gòu)
- 可編程邏輯器件中邏輯的實(shí)現(xiàn)方法
- 現(xiàn)場可編程邏輯器件FPGA的基本結(jié)構(gòu)
推薦技術(shù)資料
- 聲道前級設(shè)計特點(diǎn)
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
- 電源管理 IC (PMIC)&
- I2C 接口和 PmBUS 以及 OTP/M
- MOSFET 和柵極驅(qū)動器單
- 數(shù)字恒定導(dǎo)通時間控制模式(CO
- Power Management Buck/
- 反激變換器傳導(dǎo)和輻射電磁干擾分析和抑制技術(shù)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究