可編程邏輯器件APEX20K的原理及應(yīng)用
發(fā)布時間:2007/8/20 0:00:00 訪問次數(shù):385
型號:APEX20K
關(guān)鍵字:可編程邏輯器件,在系統(tǒng)設(shè)計,FPGA,APEX20K
簡介:介紹了Altera公司生產(chǎn)的多核架構(gòu)可編程邏輯器件APEX20K系列芯片的主要特點和結(jié)構(gòu)功能,給出了APEX20K內(nèi)含的ClockLock以及ClockBoost電路的典型應(yīng)用實例。
下載:點擊下載
型號:APEX20K
關(guān)鍵字:可編程邏輯器件,在系統(tǒng)設(shè)計,FPGA,APEX20K
簡介:介紹了Altera公司生產(chǎn)的多核架構(gòu)可編程邏輯器件APEX20K系列芯片的主要特點和結(jié)構(gòu)功能,給出了APEX20K內(nèi)含的ClockLock以及ClockBoost電路的典型應(yīng)用實例。
下載:點擊下載
上一篇:DI與箱體模擬器的區(qū)別
熱門點擊
- 具有16通道的8位DAC芯片
- 串行口應(yīng)用編程實例
- 自適應(yīng)算術(shù)編碼的FPGA
- 高精度AD采集芯片ADS7809
- 基于TEC9328可編程定時電路的循環(huán)式定時
- 利用ISE平臺的高性能選項降低設(shè)計成本
- Altera公布HardCopy II結(jié)構(gòu)化
- TLV2544/2548多通道12位串行A/
- Lattice
- FPGA集成數(shù)據(jù)緩沖器與分離FIFO或多端口
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究