PCF8574遠(yuǎn)程8位I/O的I2C總線擴(kuò)展
發(fā)布時間:2011/6/25 17:13:19 訪問次數(shù):1687
PCF8574特點
·工作電源電壓2.5〜6 V
·低待機(jī)電流消耗為10 mA最大
·I2C端口擴(kuò)展并行
·打開漏中斷輸出
·8位遠(yuǎn)程I/O端口的I2C總線
·兼容大多數(shù)微控制器
·鎖存輸出高電流驅(qū)動能力為直接驅(qū)動LED
·地址由3硬件地址引腳使用最多8個設(shè)備(最多與PCF8574A)
·DIP16,或節(jié)省空間的SO16或SSOP20封裝
PCF8574一般說明
在PCF8574是一種硅CMOS電路。它提供一般目的遠(yuǎn)程I/O擴(kuò)展為大多數(shù)微控制器.家庭通過兩線雙向總線(I2C)。
該裝置由和一個8位準(zhǔn)雙向口一個I2C總線接口。在PCF8574有一個低電流消費,包括鎖存輸出高可直接驅(qū)動LED的電流驅(qū)動能力。它還擁有線中斷(INT),它可以連接以微控制器的中斷邏輯。通過發(fā)送在這條線的信號中斷,遠(yuǎn)程I / O可以通知
如果微控制器上有其端口接收的數(shù)據(jù)不不必通過I2C通信總線。這意味著在PCF8574可以保持一個簡單的從設(shè)備。
I2C總線特性
I2C總線是雙向,2線之間的通信不同的IC或模塊。這兩條線是串行數(shù)據(jù)線(SDA)和串行時鐘線(SCL)。這兩條線必須
連接到正電源通過上拉電阻時連接到一個設(shè)備的輸出階段。數(shù)據(jù)傳輸可能只有在啟動總線不忙。
1)位轉(zhuǎn)移
一個數(shù)據(jù)位在每個時鐘脈沖傳送。該在SDA線上的數(shù)據(jù)必須保持穩(wěn)定,在高在時鐘脈沖周期中變化的數(shù)據(jù)線在此時間將被解釋為控制信號.
2)啟動和停止條件
數(shù)據(jù)和時鐘線保持高電平時,總線沒有忙。一個數(shù)據(jù)線的高到低的跳變,而時鐘為高電平作為啟動條件(S)定義。
一個數(shù)據(jù)線從低到高的跳變,而時鐘為高電平作為停止條件(P)
3)系統(tǒng)配置
一個設(shè)備產(chǎn)生的信息是“發(fā)射器”,一個設(shè)備接收的是“接收器”。該裝置的控制消息是'師父'和設(shè)備是由主機(jī)控制的是“奴隸”.
4)應(yīng)答
這樣的數(shù)據(jù)字節(jié)數(shù)之間傳送開始從發(fā)射到接收器停止條件不有限。每個八位字節(jié)后跟一個應(yīng)答位。應(yīng)答位是一個高層放而在由主發(fā)送器總線產(chǎn)生一個額外的應(yīng)答時鐘脈沖。
從接收器是致必須產(chǎn)生確認(rèn)后的每個字節(jié)的接收。又一個主機(jī)必須產(chǎn)生一個應(yīng)答后接待對每個已主頻從站出來字節(jié)變送器。該裝置確認(rèn)已拉下在應(yīng)答時鐘脈沖,因此SDA線保持低電平在高期應(yīng)答相關(guān)的時鐘脈沖,設(shè)置和保存時間必須考慮在內(nèi)。
一個主信號的接收器必須對數(shù)據(jù)的結(jié)束發(fā)射器通過不產(chǎn)生應(yīng)答在最后字節(jié)已主頻的奴隸了。在這種情況下發(fā)送器必須保持?jǐn)?shù)據(jù)線高,令主機(jī)產(chǎn)生一個停止條件。
PCF8574特點
·工作電源電壓2.5〜6 V
·低待機(jī)電流消耗為10 mA最大
·I2C端口擴(kuò)展并行
·打開漏中斷輸出
·8位遠(yuǎn)程I/O端口的I2C總線
·兼容大多數(shù)微控制器
·鎖存輸出高電流驅(qū)動能力為直接驅(qū)動LED
·地址由3硬件地址引腳使用最多8個設(shè)備(最多與PCF8574A)
·DIP16,或節(jié)省空間的SO16或SSOP20封裝
PCF8574一般說明
在PCF8574是一種硅CMOS電路。它提供一般目的遠(yuǎn)程I/O擴(kuò)展為大多數(shù)微控制器.家庭通過兩線雙向總線(I2C)。
該裝置由和一個8位準(zhǔn)雙向口一個I2C總線接口。在PCF8574有一個低電流消費,包括鎖存輸出高可直接驅(qū)動LED的電流驅(qū)動能力。它還擁有線中斷(INT),它可以連接以微控制器的中斷邏輯。通過發(fā)送在這條線的信號中斷,遠(yuǎn)程I / O可以通知
如果微控制器上有其端口接收的數(shù)據(jù)不不必通過I2C通信總線。這意味著在PCF8574可以保持一個簡單的從設(shè)備。
I2C總線特性
I2C總線是雙向,2線之間的通信不同的IC或模塊。這兩條線是串行數(shù)據(jù)線(SDA)和串行時鐘線(SCL)。這兩條線必須
連接到正電源通過上拉電阻時連接到一個設(shè)備的輸出階段。數(shù)據(jù)傳輸可能只有在啟動總線不忙。
1)位轉(zhuǎn)移
一個數(shù)據(jù)位在每個時鐘脈沖傳送。該在SDA線上的數(shù)據(jù)必須保持穩(wěn)定,在高在時鐘脈沖周期中變化的數(shù)據(jù)線在此時間將被解釋為控制信號.
2)啟動和停止條件
數(shù)據(jù)和時鐘線保持高電平時,總線沒有忙。一個數(shù)據(jù)線的高到低的跳變,而時鐘為高電平作為啟動條件(S)定義。
一個數(shù)據(jù)線從低到高的跳變,而時鐘為高電平作為停止條件(P)
3)系統(tǒng)配置
一個設(shè)備產(chǎn)生的信息是“發(fā)射器”,一個設(shè)備接收的是“接收器”。該裝置的控制消息是'師父'和設(shè)備是由主機(jī)控制的是“奴隸”.
4)應(yīng)答
這樣的數(shù)據(jù)字節(jié)數(shù)之間傳送開始從發(fā)射到接收器停止條件不有限。每個八位字節(jié)后跟一個應(yīng)答位。應(yīng)答位是一個高層放而在由主發(fā)送器總線產(chǎn)生一個額外的應(yīng)答時鐘脈沖。
從接收器是致必須產(chǎn)生確認(rèn)后的每個字節(jié)的接收。又一個主機(jī)必須產(chǎn)生一個應(yīng)答后接待對每個已主頻從站出來字節(jié)變送器。該裝置確認(rèn)已拉下在應(yīng)答時鐘脈沖,因此SDA線保持低電平在高期應(yīng)答相關(guān)的時鐘脈沖,設(shè)置和保存時間必須考慮在內(nèi)。
一個主信號的接收器必須對數(shù)據(jù)的結(jié)束發(fā)射器通過不產(chǎn)生應(yīng)答在最后字節(jié)已主頻的奴隸了。在這種情況下發(fā)送器必須保持?jǐn)?shù)據(jù)線高,令主機(jī)產(chǎn)生一個停止條件。
熱門點擊
- S3C44B0X
- ATSHA204
- IEC 61508 SIL 3
- RFM23B
- TMS320C6678 DSP(TI)
- IDT Tsi721
- PCF8574遠(yuǎn)程8位I/O的I2C總線擴(kuò)展
- L6384高電壓半橋驅(qū)動器
- C8051F38
- 英特爾處理器 3400
推薦技術(shù)資料
- DFRobot—玩的就是
- 如果說新車間的特點是“靈動”,F(xiàn)QPF12N60C那么... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究