枕形校正變壓器電路
發(fā)布時(shí)間:2012/1/4 10:34:17 訪問次數(shù):2156
枕形校正變壓器用于電視機(jī)電路中,具體用于行、場(chǎng)偏轉(zhuǎn)線圈電路中,進(jìn)行光柵的枕形校正。
1.枕形校正變壓器外形特征和電路符號(hào)
圖8-30所示是枕形校正變壓器的外形示意圖和電路符號(hào),其中,圖8-30(a)是BJ型枕形校正變壓器的外形示意圖,圖8-30(b)是電路符號(hào)。
2.枕形校正變壓器電路分析
圖8-31所示是左右枕形失真補(bǔ)償電路。因?yàn)轱@像管的曲率半徑不同,電子束偏轉(zhuǎn)半徑也不同,會(huì)出現(xiàn)如圖8-31(a)所示的上下和左右枕形圖像。對(duì)于自會(huì)聚顯像管,上下失真小,不必補(bǔ)償,但要補(bǔ)償左右失真,要使如圖8-31(b)所示行掃描電流像中間大兩側(cè)小就能消除這一失真。為此將場(chǎng)鋸齒波通過積分電路得到拋物線波,再去調(diào)制行掃描電流,這樣可得到圖8-31(b)所示行掃描電流。
枕形校正電路工作原理是:場(chǎng)鋸齒波電壓經(jīng)C409耦合,加到R422、C412、C413構(gòu)成的積分電路中,得到拋物線電流,KA2284這一電流流過T502的一次側(cè),使T502飽和,其飽和程度受到拋物線電流大小的控制,這樣二次繞組中的行掃描電流受剄控制。
在拋物線頂部時(shí)T502一次電流最大,飽和最深,二次繞組電感量最小,使行掃描電流幅度最大,得到如圖8-31(b)所示行掃描電流,實(shí)現(xiàn)左右枕形失真補(bǔ)償。
枕形校正變壓器用于電視機(jī)電路中,具體用于行、場(chǎng)偏轉(zhuǎn)線圈電路中,進(jìn)行光柵的枕形校正。
1.枕形校正變壓器外形特征和電路符號(hào)
圖8-30所示是枕形校正變壓器的外形示意圖和電路符號(hào),其中,圖8-30(a)是BJ型枕形校正變壓器的外形示意圖,圖8-30(b)是電路符號(hào)。
2.枕形校正變壓器電路分析
圖8-31所示是左右枕形失真補(bǔ)償電路。因?yàn)轱@像管的曲率半徑不同,電子束偏轉(zhuǎn)半徑也不同,會(huì)出現(xiàn)如圖8-31(a)所示的上下和左右枕形圖像。對(duì)于自會(huì)聚顯像管,上下失真小,不必補(bǔ)償,但要補(bǔ)償左右失真,要使如圖8-31(b)所示行掃描電流像中間大兩側(cè)小就能消除這一失真。為此將場(chǎng)鋸齒波通過積分電路得到拋物線波,再去調(diào)制行掃描電流,這樣可得到圖8-31(b)所示行掃描電流。
枕形校正電路工作原理是:場(chǎng)鋸齒波電壓經(jīng)C409耦合,加到R422、C412、C413構(gòu)成的積分電路中,得到拋物線電流,KA2284這一電流流過T502的一次側(cè),使T502飽和,其飽和程度受到拋物線電流大小的控制,這樣二次繞組中的行掃描電流受剄控制。
在拋物線頂部時(shí)T502一次電流最大,飽和最深,二次繞組電感量最小,使行掃描電流幅度最大,得到如圖8-31(b)所示行掃描電流,實(shí)現(xiàn)左右枕形失真補(bǔ)償。
上一篇:開關(guān)變壓器電路
上一篇:行輸出變壓器電路
熱門點(diǎn)擊
- 直流電源串聯(lián)電路和并聯(lián)電路
- 電容分壓、阻容分壓和其他分壓電路的分析方法
- 二極管的各種模型
- 電阻器基本工作原理
- 一次、二次繞組電壓和電流之間的關(guān)系
- 調(diào)制解調(diào)器電路的工作原理
- 頻率調(diào)制
- 集成運(yùn)算放大器輸入/輸出信號(hào)相位特性和輸出信
- 9級(jí)單聲道集成電路LB1409
- Q點(diǎn)置于負(fù)載線中點(diǎn)
推薦技術(shù)資料
- 自制經(jīng)典的1875功放
- 平時(shí)我也經(jīng)常逛一些音響DIY論壇,發(fā)現(xiàn)有很多人喜歡LM... [詳細(xì)]
- F28P65x C2000 實(shí)時(shí)微控制器
- ARM Cortex-M33 內(nèi)核̴
- 氮化鎵二極管和晶體管̴
- Richtek RT5716設(shè)
- 新一代旗艦芯片麒麟9020應(yīng)用
- 新品WTOLC-4X50H32
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究