福斯特一西利鑒頻器
發(fā)布時間:2012/7/23 20:38:10 訪問次數(shù):1620
圖4.163給出了福斯特BZX55C56(1/2W-56V)一西利鑒頻器的例子。此解調(diào)電路初級酌Li、Cl與次級的L2、C2組成諧振電路,兩個線圈為了與FM波的中心頻率fo調(diào)諧被耦合在一起。因此,當(dāng)FM波廠的頻率與fo-致時,由次級電路的對稱性可知,輸出的Ei和E2大小相同,相位相反,所以E。為0。
當(dāng)FM波,的頻率高于或低于廠。時,次級電路變?yōu)楦袘?yīng)性、電容性的。因此,輸出Eo的大小、極性都發(fā)生變化。
福斯特一西利鑒頻器的特征
因其利用諧振曲線的直線部分,所以需要大功率。此外,噪聲等均作為振幅的變化而混入,在解調(diào)之前必須設(shè)置限幅裝置使FM波的振幅固定,由此就可進(jìn)行無失真的解調(diào)。
比率檢波器
圖4. 164的電路稱作比率檢波器。是對上述的福斯特一西利鑒頻
器稍作變更而得到的電路。除二極管D2的方向相反、取輸出的方式不同以外,原理幾乎一樣。
此解調(diào)電路初級的Li、Cl與次級的L2、C2組成諧振電路,兩個線圈為了與FM波的中心頻率fo調(diào)諧被耦合在一起。
Lz產(chǎn)生的電壓相位與L。產(chǎn)生的電壓相位以fo為中心,應(yīng)用了其在中心fo的左右隨輸入頻率而改變相位的性質(zhì)。此外,C5與Ri +R2的時間常數(shù)取得較大,即使噪聲成分與輸入信號的振幅發(fā)生變化,a、b之間的電壓也具有不能追隨的限幅作用。此電路的特征與福斯特一西利鑒頻器相比較,靈敏度雖低,但可以省去限幅電路。因此,用在調(diào)頻收音機(jī)與電視機(jī)的聲音解調(diào)中。
圖4.163給出了福斯特BZX55C56(1/2W-56V)一西利鑒頻器的例子。此解調(diào)電路初級酌Li、Cl與次級的L2、C2組成諧振電路,兩個線圈為了與FM波的中心頻率fo調(diào)諧被耦合在一起。因此,當(dāng)FM波廠的頻率與fo-致時,由次級電路的對稱性可知,輸出的Ei和E2大小相同,相位相反,所以E。為0。
當(dāng)FM波,的頻率高于或低于廠。時,次級電路變?yōu)楦袘?yīng)性、電容性的。因此,輸出Eo的大小、極性都發(fā)生變化。
福斯特一西利鑒頻器的特征
因其利用諧振曲線的直線部分,所以需要大功率。此外,噪聲等均作為振幅的變化而混入,在解調(diào)之前必須設(shè)置限幅裝置使FM波的振幅固定,由此就可進(jìn)行無失真的解調(diào)。
比率檢波器
圖4. 164的電路稱作比率檢波器。是對上述的福斯特一西利鑒頻
器稍作變更而得到的電路。除二極管D2的方向相反、取輸出的方式不同以外,原理幾乎一樣。
此解調(diào)電路初級的Li、Cl與次級的L2、C2組成諧振電路,兩個線圈為了與FM波的中心頻率fo調(diào)諧被耦合在一起。
Lz產(chǎn)生的電壓相位與L。產(chǎn)生的電壓相位以fo為中心,應(yīng)用了其在中心fo的左右隨輸入頻率而改變相位的性質(zhì)。此外,C5與Ri +R2的時間常數(shù)取得較大,即使噪聲成分與輸入信號的振幅發(fā)生變化,a、b之間的電壓也具有不能追隨的限幅作用。此電路的特征與福斯特一西利鑒頻器相比較,靈敏度雖低,但可以省去限幅電路。因此,用在調(diào)頻收音機(jī)與電視機(jī)的聲音解調(diào)中。
上一篇:脈沖概述
熱門點(diǎn)擊
- 低音炮功放板的附屬電路原理圖
- 高頻信號發(fā)生器
- 6A3功放電路圖
- 集成運(yùn)放驅(qū)動的復(fù)合管互補(bǔ)對稱功率放大電路
- 運(yùn)放與理想運(yùn)放
- 三端可調(diào)式集成穩(wěn)壓器
- 實(shí)物運(yùn)行和Proteus仿真
- 運(yùn)放的單電源應(yīng)用
- 串聯(lián)反饋式穩(wěn)壓電路的測試與分析
- 帶通、帶阻濾波器的測試與分析
推薦技術(shù)資料
- 1.6T OSFP Coher
- 5G-A 調(diào)制解調(diào)器解決方案
- 新款5G分離式Modem芯片應(yīng)
- 高分子混合鋁電解電容應(yīng)用詳解
- HEV/PHV/EV 基礎(chǔ)控制(電池、逆變器
- 離散半導(dǎo)體元件(晶體管、二極管)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究