脈沖后沿階段(2~3階段)
發(fā)布時(shí)間:2012/11/14 19:51:38 訪問次數(shù):874
在2時(shí)刻,由于對(duì)電容Cl和C2充電,VT1基AD9480極電流減小,直至小到使VT1退出飽和狀態(tài)而進(jìn)入了放大狀態(tài)。因?yàn)閂T1基極電流減小,導(dǎo)致發(fā)射極電流減小,即流過Ll的電流在減小,Ll要產(chǎn)生反向電動(dòng)勢阻礙流過Ll的電流的減小,這一電動(dòng)勢在Ll上的極性為上負(fù)下正,如圖4-39所示。
Ll上極性為上負(fù)下正的電壓耦合到L2上,在L2上的電壓極性也是上負(fù)下正。由于電容Cl兩端電壓不能突變,L2下端的正極性電壓通過Cl加到了VT1基極,使VT1的基極電流進(jìn)一步減小,顯然這是正反饋過程。
通過這一正反饋,VT1很快從飽和狀態(tài)退回到截止?fàn)顟B(tài),VT1的集電極電壓為0。圖4-40所示輸出信號(hào)中2~3段波形,這是脈沖后沿階段。在3時(shí)刻,VT1已經(jīng)進(jìn)入截止?fàn)顟B(tài)了。
由于這一階段是正反饋過程,所以時(shí)間很短。時(shí)間越短,脈沖的后沿越陡,振蕩信號(hào)性能越好。
在2時(shí)刻,由于對(duì)電容Cl和C2充電,VT1基AD9480極電流減小,直至小到使VT1退出飽和狀態(tài)而進(jìn)入了放大狀態(tài)。因?yàn)閂T1基極電流減小,導(dǎo)致發(fā)射極電流減小,即流過Ll的電流在減小,Ll要產(chǎn)生反向電動(dòng)勢阻礙流過Ll的電流的減小,這一電動(dòng)勢在Ll上的極性為上負(fù)下正,如圖4-39所示。
Ll上極性為上負(fù)下正的電壓耦合到L2上,在L2上的電壓極性也是上負(fù)下正。由于電容Cl兩端電壓不能突變,L2下端的正極性電壓通過Cl加到了VT1基極,使VT1的基極電流進(jìn)一步減小,顯然這是正反饋過程。
通過這一正反饋,VT1很快從飽和狀態(tài)退回到截止?fàn)顟B(tài),VT1的集電極電壓為0。圖4-40所示輸出信號(hào)中2~3段波形,這是脈沖后沿階段。在3時(shí)刻,VT1已經(jīng)進(jìn)入截止?fàn)顟B(tài)了。
由于這一階段是正反饋過程,所以時(shí)間很短。時(shí)間越短,脈沖的后沿越陡,振蕩信號(hào)性能越好。
上一篇:脈沖平頂階段(1~2階段)
上一篇:脈沖間歇階段(3~4階段)
熱門點(diǎn)擊
- 表面絕緣電阻(SIR)測試法
- 橋式整流、電容濾波電路
- 雙時(shí)間常數(shù)低通濾波器
- 后峰鋸齒波脈沖發(fā)生器的主要結(jié)構(gòu)
- 沖擊響應(yīng)譜
- 電子五極管放大器
- 掃描電路組成
- 環(huán)境適應(yīng)性分析與研究
- 調(diào)頻調(diào)諧靜噪電路
- 信號(hào)傳輸和交流電路
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- AMOLED顯示驅(qū)動(dòng)芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計(jì)
- GB300 超級(jí)芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個(gè)最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究