中間聲場(chǎng)功放及揚(yáng)聲器電路
發(fā)布時(shí)間:2012/11/17 1:01:01 訪問次數(shù):1037
為了解決這一問題,有的機(jī)器設(shè)ECJ1VC1H202J置了中間聲場(chǎng)功放及揚(yáng)聲器電路,如圖5-45所示。其中,圖5-45(a)所示是左、右聲道功放和中間聲場(chǎng)功放(雙聲道)及相應(yīng)的揚(yáng)聲器電路,圖5-45(b)所示是3組揚(yáng)聲器的分布示意圖。BL3、BL4是中間聲場(chǎng)揚(yáng)聲器,以增強(qiáng)中間區(qū)域的聲強(qiáng)。
圖5-45(a)所示電路中,Al輸出的左聲道信號(hào)經(jīng)Rl、R2分壓衰減后,由RP1動(dòng)片饋5.5混響器入A2的左聲道電路,去驅(qū)動(dòng)左聲道中間聲場(chǎng)揚(yáng)聲器BL30同樣,A3輸出的右聲道信號(hào)加到A2的右聲道電路,去驅(qū)動(dòng)右聲道中間聲場(chǎng)揚(yáng)聲器BL4。調(diào)節(jié)RP1、RP2的動(dòng)片,改變饋入A2的信號(hào)大小,從而可以調(diào)整左、右聲道中間聲場(chǎng)揚(yáng)聲器的聲音大小。
混響時(shí)間是在聲源停止發(fā)聲后,聲壓降低60dB所需要的時(shí)間;祉憰r(shí)間的長(zhǎng)短決定了混響效果,并不是混響時(shí)間愈長(zhǎng)愈好,也不是混響愈快愈好,要根據(jù)聽音環(huán)境實(shí)際情況來選擇;祛l器中有專門的混響時(shí)間調(diào)節(jié)旋鈕,混響時(shí)間太長(zhǎng),聽音含糊,層次不清。
為了解決這一問題,有的機(jī)器設(shè)ECJ1VC1H202J置了中間聲場(chǎng)功放及揚(yáng)聲器電路,如圖5-45所示。其中,圖5-45(a)所示是左、右聲道功放和中間聲場(chǎng)功放(雙聲道)及相應(yīng)的揚(yáng)聲器電路,圖5-45(b)所示是3組揚(yáng)聲器的分布示意圖。BL3、BL4是中間聲場(chǎng)揚(yáng)聲器,以增強(qiáng)中間區(qū)域的聲強(qiáng)。
圖5-45(a)所示電路中,Al輸出的左聲道信號(hào)經(jīng)Rl、R2分壓衰減后,由RP1動(dòng)片饋5.5混響器入A2的左聲道電路,去驅(qū)動(dòng)左聲道中間聲場(chǎng)揚(yáng)聲器BL30同樣,A3輸出的右聲道信號(hào)加到A2的右聲道電路,去驅(qū)動(dòng)右聲道中間聲場(chǎng)揚(yáng)聲器BL4。調(diào)節(jié)RP1、RP2的動(dòng)片,改變饋入A2的信號(hào)大小,從而可以調(diào)整左、右聲道中間聲場(chǎng)揚(yáng)聲器的聲音大小。
混響時(shí)間是在聲源停止發(fā)聲后,聲壓降低60dB所需要的時(shí)間;祉憰r(shí)間的長(zhǎng)短決定了混響效果,并不是混響時(shí)間愈長(zhǎng)愈好,也不是混響愈快愈好,要根據(jù)聽音環(huán)境實(shí)際情況來選擇;祛l器中有專門的混響時(shí)間調(diào)節(jié)旋鈕,混響時(shí)間太長(zhǎng),聽音含糊,層次不清。
上一篇:混響器的分類
熱門點(diǎn)擊
- 表面絕緣電阻(SIR)測(cè)試法
- 過壓保護(hù)電路
- 橋式整流、電容濾波電路
- 雙時(shí)間常數(shù)低通濾波器
- 后峰鋸齒波脈沖發(fā)生器的主要結(jié)構(gòu)
- 沖擊響應(yīng)譜
- 行掃描
- 電子五極管放大器
- 掃描電路組成
- 隔行掃描
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- AMOLED顯示驅(qū)動(dòng)芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計(jì)
- GB300 超級(jí)芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個(gè)最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究