或邏輯真值表
發(fā)布時(shí)間:2012/12/6 19:51:23 訪問次數(shù):1633
或門電路的輸入端與輸出端之17N80C3間的邏輯關(guān)系為或邏輯,或邏輯可以用真值表來表示各輸入端與輸出端之間的邏輯關(guān)系。表8-1所示是有3個(gè)輸入端的或門電路真值表。F都是l。
或門電路數(shù)學(xué)表達(dá)式
或門電路的輸出端與輸入端之間的或邏輯關(guān)系也可以用數(shù)學(xué)表達(dá)式來表示,3個(gè)輸入A、B、C或門電路的數(shù)學(xué)表達(dá)式如下:
F= A+B+C
式中:F為或門電路的輸出端;A、B和C分別是或門電路的3個(gè)輸入端;式中的+號(hào)不是算術(shù)運(yùn)算中的+,而是表示邏輯或。
注意式中的輸入端A、B、C只有0、1兩個(gè)狀態(tài)。關(guān)于邏輯或的運(yùn)算舉例如下:
(1)1+1+l的邏輯或運(yùn)算結(jié)果等于1,而不是算術(shù)運(yùn)算中的1+1+1=3,也不是二進(jìn)制中的加法運(yùn)算。
(2)1+0+1的邏輯或運(yùn)算結(jié)果等于1,而不是算術(shù)運(yùn)算中的1+0+1=2,也不是二進(jìn)制中的加法運(yùn)算。
(3)0+0+0的邏輯或運(yùn)算結(jié)果等于0。
或門電路的輸入端與輸出端之17N80C3間的邏輯關(guān)系為或邏輯,或邏輯可以用真值表來表示各輸入端與輸出端之間的邏輯關(guān)系。表8-1所示是有3個(gè)輸入端的或門電路真值表。F都是l。
或門電路數(shù)學(xué)表達(dá)式
或門電路的輸出端與輸入端之間的或邏輯關(guān)系也可以用數(shù)學(xué)表達(dá)式來表示,3個(gè)輸入A、B、C或門電路的數(shù)學(xué)表達(dá)式如下:
F= A+B+C
式中:F為或門電路的輸出端;A、B和C分別是或門電路的3個(gè)輸入端;式中的+號(hào)不是算術(shù)運(yùn)算中的+,而是表示邏輯或。
注意式中的輸入端A、B、C只有0、1兩個(gè)狀態(tài)。關(guān)于邏輯或的運(yùn)算舉例如下:
(1)1+1+l的邏輯或運(yùn)算結(jié)果等于1,而不是算術(shù)運(yùn)算中的1+1+1=3,也不是二進(jìn)制中的加法運(yùn)算。
(2)1+0+1的邏輯或運(yùn)算結(jié)果等于1,而不是算術(shù)運(yùn)算中的1+0+1=2,也不是二進(jìn)制中的加法運(yùn)算。
(3)0+0+0的邏輯或運(yùn)算結(jié)果等于0。
熱門點(diǎn)擊
- 精密響度控制器
- 與非門電路
- 555集成電路構(gòu)成的雙穩(wěn)態(tài)電路
- 正、負(fù)極性全波整流電路
- 或邏輯真值表
- 集成運(yùn)算放大器非線性運(yùn)用
- 關(guān)系到音質(zhì)的指標(biāo)——總諧波失真
- 雙聲道OTL音頻功率放大器集成黽路故障處理對(duì)
- 電容濾波電路
- 差分限幅電路
推薦技術(shù)資料
- 頻譜儀的解調(diào)功能
- 現(xiàn)代頻譜儀在跟蹤源模式下也可以使用Maker和△Mak... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究