TTL集成與非門電路
發(fā)布時間:2012/12/6 20:22:52 訪問次數(shù):2701
TTL是英文Transistor-Transistor-Logic的縮寫,意為三極ICM7555ID管.三極管一邏輯電路。當(dāng)邏輯門電路的輸入級和輸出級都是采用三極管時,將這種邏輯門電路稱為TTL邏輯門電路。TTL與非門目前都是集成電路型的,圖8-16所示是多發(fā)射極三極管,它設(shè)在集成電路內(nèi)部,這是3個發(fā)射極的三極管,圖8-16(c)是這種多發(fā)射極三極管的等效電路,從圖中可看出,這種三極管只有一個基極和集電極,3個發(fā)射緒和一個集電結(jié)構(gòu)成一個相當(dāng)于二極管的三輸入端與門電路。這種多發(fā)射極三極管一般發(fā)射極的數(shù)目不多于5個,如果需要有5個以上的輸入端時,可采用一種稱為TTL擴(kuò)展器的電路。
圖8-17所示是TTL集成與非門電路示意圖。VT1管構(gòu)成輸入級電路,VT2管構(gòu)成中間級電路,VT3和VT4構(gòu)成輸出級電路。
輸入級電路是一只三發(fā)射極三極管,根據(jù)它的等效電路可知它相當(dāng)于一個三輸入端的與門電路,當(dāng)A、B和C都為1時,VT1截止,其集電極為高電平,使VT2管基極為高電平,VT2管導(dǎo)通,其發(fā)射極為高電平,同時使VT2管集電極為低電平。VT2管發(fā)極的高電平加到VT4管基極,使VT4管導(dǎo)通。同時,VT2管集電極為低電平,使VT3管基極為低電平,VT3管截止,這樣VT4管集電極為低電平,這一門電路輸出端F=0。
TTL是英文Transistor-Transistor-Logic的縮寫,意為三極ICM7555ID管.三極管一邏輯電路。當(dāng)邏輯門電路的輸入級和輸出級都是采用三極管時,將這種邏輯門電路稱為TTL邏輯門電路。TTL與非門目前都是集成電路型的,圖8-16所示是多發(fā)射極三極管,它設(shè)在集成電路內(nèi)部,這是3個發(fā)射極的三極管,圖8-16(c)是這種多發(fā)射極三極管的等效電路,從圖中可看出,這種三極管只有一個基極和集電極,3個發(fā)射緒和一個集電結(jié)構(gòu)成一個相當(dāng)于二極管的三輸入端與門電路。這種多發(fā)射極三極管一般發(fā)射極的數(shù)目不多于5個,如果需要有5個以上的輸入端時,可采用一種稱為TTL擴(kuò)展器的電路。
圖8-17所示是TTL集成與非門電路示意圖。VT1管構(gòu)成輸入級電路,VT2管構(gòu)成中間級電路,VT3和VT4構(gòu)成輸出級電路。
輸入級電路是一只三發(fā)射極三極管,根據(jù)它的等效電路可知它相當(dāng)于一個三輸入端的與門電路,當(dāng)A、B和C都為1時,VT1截止,其集電極為高電平,使VT2管基極為高電平,VT2管導(dǎo)通,其發(fā)射極為高電平,同時使VT2管集電極為低電平。VT2管發(fā)極的高電平加到VT4管基極,使VT4管導(dǎo)通。同時,VT2管集電極為低電平,使VT3管基極為低電平,VT3管截止,這樣VT4管集電極為低電平,這一門電路輸出端F=0。
熱門點(diǎn)擊
- 實(shí)用APC電路
- 集成電路各引腳作用
- 音調(diào)控制器電路大全
- TTL集成與非門電路
- 判斷正、負(fù)極性單向脈動性直流電壓輸出端
- 喇叭線和信號線
- 混響器的分類
- 界外立體聲擴(kuò)展電路
- 低音控制器
- 甲類、乙類和甲乙類放大器
推薦技術(shù)資料
- PCB布線要點(diǎn)
- 整機(jī)電路圖見圖4。將電路畫好、檢查無誤之后就開始進(jìn)行電... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究