輸入觸發(fā)波形
發(fā)布時(shí)間:2012/12/7 20:17:52 訪問(wèn)次數(shù):1019
關(guān)于RS觸發(fā)器識(shí)圖主要EP3C16F256C8N說(shuō)明下列幾點(diǎn)。
(1)RS觸發(fā)器共有兩個(gè)穩(wěn)定狀態(tài),即Q=0、Q=1和Q=l、Q=0穩(wěn)定狀態(tài)。正常情況下,Q和Q輸出狀態(tài)始終是相反的,無(wú)論哪種RS觸發(fā)器都必須具有這樣的邏輯功能。
(2 )RS觸發(fā)器電路可以是集成電路型的,也可以用分立元器件構(gòu)成,它們的邏輯功能是相同的。
(3)構(gòu)成RS觸發(fā)器的基本電路是邏輯門電路,采用不同的邏輯門時(shí)RS觸發(fā)器的邏輯功能雖然相同,但對(duì)輸入端的觸發(fā)電平而言有所不同。當(dāng)采用正與非門構(gòu)成RS觸發(fā)器時(shí),輸入端的觸發(fā)電平為低電平0,高電平觸發(fā)是無(wú)效的,即用高電平1觸發(fā)時(shí)RS觸發(fā)器輸出狀態(tài)不會(huì)改變。如果采用正或非門構(gòu)成RS觸發(fā)器時(shí),輸入端必須采用高電平l來(lái)觸發(fā),低電平0觸發(fā)無(wú)效。具體某一個(gè)RS觸發(fā)器用什么電平來(lái)觸發(fā),在它的圖形符號(hào)中已經(jīng)表示出來(lái)。
(4)瓦、百為低電平有效觸發(fā),R、S為高電平有效觸發(fā)。
(5)無(wú)論RS觸發(fā)器原先在什么狀態(tài),當(dāng)瓦端置負(fù)脈沖(R=0)或給R置1觸發(fā)時(shí),都可使觸發(fā)器處于Q=O、Q=1狀態(tài),即為O態(tài),所以這叫做觸發(fā)器置0,瓦或R稱為復(fù)位端或稱為置0輸入端。數(shù)字系統(tǒng)電路中的清零就是同這一樣的道理。
(6)無(wú)論RS觸發(fā)器原先在什么狀態(tài),當(dāng)給百端置負(fù)脈沖(S=O)或給S置1觸發(fā)時(shí),都可使觸發(fā)器處于l態(tài),即Q=1、Q=0。此時(shí),稱觸發(fā)器置l,i端或S端稱為置1輸入端或置位端。
(7)圖8-43所示是輸入觸發(fā)波形示意圖。其中,圖8-43(a)所示是茛、百觸發(fā)波形示意圖。從圖中可看出,只有當(dāng)?shù)谝淮尾ㄐ螐母唠娖阶儞Q到低電平時(shí),即脈沖下降的后延處RS觸發(fā)器才翻轉(zhuǎn),為有效觸發(fā)。如果i有效觸發(fā)后RS觸發(fā)器輸出0態(tài),此時(shí)茛再出現(xiàn)低電平觸發(fā),見(jiàn)圖中的“2”處,觸發(fā)器仍然保持輸出0態(tài),這說(shuō)明第二次的頁(yè)低電平觸發(fā)無(wú)效。同樣的道理,在百出現(xiàn)第一次有效觸發(fā)后,觸發(fā)器輸出l態(tài),百再次出現(xiàn)低電平0觸發(fā)時(shí),RS觸發(fā)器仍然輸出1態(tài)。
圖8-43(b)所示是R.S觸發(fā)波形示意圖。它與圖8-43(a)的不同之處是有效觸發(fā)為高電平1,即脈沖上升時(shí)的前沿為有效觸發(fā)。
關(guān)于RS觸發(fā)器識(shí)圖主要EP3C16F256C8N說(shuō)明下列幾點(diǎn)。
(1)RS觸發(fā)器共有兩個(gè)穩(wěn)定狀態(tài),即Q=0、Q=1和Q=l、Q=0穩(wěn)定狀態(tài)。正常情況下,Q和Q輸出狀態(tài)始終是相反的,無(wú)論哪種RS觸發(fā)器都必須具有這樣的邏輯功能。
(2 )RS觸發(fā)器電路可以是集成電路型的,也可以用分立元器件構(gòu)成,它們的邏輯功能是相同的。
(3)構(gòu)成RS觸發(fā)器的基本電路是邏輯門電路,采用不同的邏輯門時(shí)RS觸發(fā)器的邏輯功能雖然相同,但對(duì)輸入端的觸發(fā)電平而言有所不同。當(dāng)采用正與非門構(gòu)成RS觸發(fā)器時(shí),輸入端的觸發(fā)電平為低電平0,高電平觸發(fā)是無(wú)效的,即用高電平1觸發(fā)時(shí)RS觸發(fā)器輸出狀態(tài)不會(huì)改變。如果采用正或非門構(gòu)成RS觸發(fā)器時(shí),輸入端必須采用高電平l來(lái)觸發(fā),低電平0觸發(fā)無(wú)效。具體某一個(gè)RS觸發(fā)器用什么電平來(lái)觸發(fā),在它的圖形符號(hào)中已經(jīng)表示出來(lái)。
(4)瓦、百為低電平有效觸發(fā),R、S為高電平有效觸發(fā)。
(5)無(wú)論RS觸發(fā)器原先在什么狀態(tài),當(dāng)瓦端置負(fù)脈沖(R=0)或給R置1觸發(fā)時(shí),都可使觸發(fā)器處于Q=O、Q=1狀態(tài),即為O態(tài),所以這叫做觸發(fā)器置0,瓦或R稱為復(fù)位端或稱為置0輸入端。數(shù)字系統(tǒng)電路中的清零就是同這一樣的道理。
(6)無(wú)論RS觸發(fā)器原先在什么狀態(tài),當(dāng)給百端置負(fù)脈沖(S=O)或給S置1觸發(fā)時(shí),都可使觸發(fā)器處于l態(tài),即Q=1、Q=0。此時(shí),稱觸發(fā)器置l,i端或S端稱為置1輸入端或置位端。
(7)圖8-43所示是輸入觸發(fā)波形示意圖。其中,圖8-43(a)所示是茛、百觸發(fā)波形示意圖。從圖中可看出,只有當(dāng)?shù)谝淮尾ㄐ螐母唠娖阶儞Q到低電平時(shí),即脈沖下降的后延處RS觸發(fā)器才翻轉(zhuǎn),為有效觸發(fā)。如果i有效觸發(fā)后RS觸發(fā)器輸出0態(tài),此時(shí)茛再出現(xiàn)低電平觸發(fā),見(jiàn)圖中的“2”處,觸發(fā)器仍然保持輸出0態(tài),這說(shuō)明第二次的頁(yè)低電平觸發(fā)無(wú)效。同樣的道理,在百出現(xiàn)第一次有效觸發(fā)后,觸發(fā)器輸出l態(tài),百再次出現(xiàn)低電平0觸發(fā)時(shí),RS觸發(fā)器仍然輸出1態(tài)。
圖8-43(b)所示是R.S觸發(fā)波形示意圖。它與圖8-43(a)的不同之處是有效觸發(fā)為高電平1,即脈沖上升時(shí)的前沿為有效觸發(fā)。
上一篇:分元器件RS觸發(fā)器電路
熱門點(diǎn)擊
- 混色方法
- 靜噪原理分析
- 高放AGC電路
- 右移位寄存器
- 與門譯碼器
- 集成運(yùn)放構(gòu)成的緩沖移相振蕩器
- 橋堆構(gòu)成的正極性橋式整流
- 降壓電路分析和故障分析小結(jié)
- 杜比定向透輯環(huán)繞聲家庭影院系統(tǒng)
- 典型混晌電路
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開(kāi)
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究