電源抑制比(PSRR)
發(fā)布時間:2013/7/10 20:40:28 訪問次數(shù):1677
由于來自電源線的哼聲ADSP-2MOD870-151和噪聲均是共模信號,所以,必定會被電路的CMRR能力所衰減。我們可以預(yù)期,由,。和RL構(gòu)成的分壓器,還就此提供了另外的衰減。對于差分對兩個輸出端的任一個來說,HT電源線的哼聲和噪聲流至地線的路徑,均是經(jīng)過RL到達(dá)電子管陽極這一輸出端口,然后經(jīng)電子管流至地線。而我們面對的情況,正是跟之前研究時一樣,均只用了一個輸
出端口。于是有:
因此,電源噪聲被衰減的量(主要是分壓器在起作用):
如果RL>>ra,獲得的最大衰減量也僅有6dB!對于之前給出的例子(RL=47kQ.r。=4.95kQ),衰減量為5.2dB,再加上CMRR的57dB衰減,最后得到PSRR=62dB。
現(xiàn)在,我們將共陰極放大、斗式跟隨器、差分對共3種電路(起放大作用的電子管均設(shè)定為相同的DC工作狀態(tài))的PSRR數(shù)據(jù)一并列出,以便進(jìn)行比較。
其中,差分對電路的PSRR性能最佳。如果肛式跟隨器使用改進(jìn)型的恒流源(譯注:原文如此),那么,差分對也能使用這種恒流源,比較之下,差分對電路的PSRR性能仍是最優(yōu)的。
已知電路的PSRR后,設(shè)計供電電源時,就可以準(zhǔn)確地知道能夠允許HT電源有多大哼聲。
例如,一個RIAA均衡前置放大器第二級電路(見第7章),設(shè)計要求電源的100Hz哼聲,需比預(yù)期的音頻輸出信號電壓低lOOdB。在這里,因為還沒有作RIAA的3 180Us/318pt,s均衡,所以,100Hz的信號電平比lkHz低13dB?墒,LP唱片重放的峰值信號電平,比Scm/s轉(zhuǎn)速時的標(biāo)準(zhǔn)電平(line-up level)高出12dB,因此,100Hz音頻輸出信號的最大電壓要比lkHz低ldB。在差分對的陽極處,計得lkHz音頻輸出信號最大電壓為2.2 VRMS,由此可知,100Hz音頻輸出信號的最大電壓為2V。我們原來要獲得lOOdB的信號與哼聲之比,而電路本身又提供了62dB的PSRR,所以,我們只需把電源的哼聲水平,控制為比2V至少低38dB即可。也就是,可以允許電源有25mV的哼聲——這比較容易實現(xiàn)。
出端口。于是有:
因此,電源噪聲被衰減的量(主要是分壓器在起作用):
如果RL>>ra,獲得的最大衰減量也僅有6dB!對于之前給出的例子(RL=47kQ.r。=4.95kQ),衰減量為5.2dB,再加上CMRR的57dB衰減,最后得到PSRR=62dB。
現(xiàn)在,我們將共陰極放大、斗式跟隨器、差分對共3種電路(起放大作用的電子管均設(shè)定為相同的DC工作狀態(tài))的PSRR數(shù)據(jù)一并列出,以便進(jìn)行比較。
其中,差分對電路的PSRR性能最佳。如果肛式跟隨器使用改進(jìn)型的恒流源(譯注:原文如此),那么,差分對也能使用這種恒流源,比較之下,差分對電路的PSRR性能仍是最優(yōu)的。
已知電路的PSRR后,設(shè)計供電電源時,就可以準(zhǔn)確地知道能夠允許HT電源有多大哼聲。
例如,一個RIAA均衡前置放大器第二級電路(見第7章),設(shè)計要求電源的100Hz哼聲,需比預(yù)期的音頻輸出信號電壓低lOOdB。在這里,因為還沒有作RIAA的3 180Us/318pt,s均衡,所以,100Hz的信號電平比lkHz低13dB?墒,LP唱片重放的峰值信號電平,比Scm/s轉(zhuǎn)速時的標(biāo)準(zhǔn)電平(line-up level)高出12dB,因此,100Hz音頻輸出信號的最大電壓要比lkHz低ldB。在差分對的陽極處,計得lkHz音頻輸出信號最大電壓為2.2 VRMS,由此可知,100Hz音頻輸出信號的最大電壓為2V。我們原來要獲得lOOdB的信號與哼聲之比,而電路本身又提供了62dB的PSRR,所以,我們只需把電源的哼聲水平,控制為比2V至少低38dB即可。也就是,可以允許電源有25mV的哼聲——這比較容易實現(xiàn)。
由于來自電源線的哼聲ADSP-2MOD870-151和噪聲均是共模信號,所以,必定會被電路的CMRR能力所衰減。我們可以預(yù)期,由,。和RL構(gòu)成的分壓器,還就此提供了另外的衰減。對于差分對兩個輸出端的任一個來說,HT電源線的哼聲和噪聲流至地線的路徑,均是經(jīng)過RL到達(dá)電子管陽極這一輸出端口,然后經(jīng)電子管流至地線。而我們面對的情況,正是跟之前研究時一樣,均只用了一個輸
出端口。于是有:
因此,電源噪聲被衰減的量(主要是分壓器在起作用):
如果RL>>ra,獲得的最大衰減量也僅有6dB!對于之前給出的例子(RL=47kQ.r。=4.95kQ),衰減量為5.2dB,再加上CMRR的57dB衰減,最后得到PSRR=62dB。
現(xiàn)在,我們將共陰極放大、斗式跟隨器、差分對共3種電路(起放大作用的電子管均設(shè)定為相同的DC工作狀態(tài))的PSRR數(shù)據(jù)一并列出,以便進(jìn)行比較。
其中,差分對電路的PSRR性能最佳。如果肛式跟隨器使用改進(jìn)型的恒流源(譯注:原文如此),那么,差分對也能使用這種恒流源,比較之下,差分對電路的PSRR性能仍是最優(yōu)的。
已知電路的PSRR后,設(shè)計供電電源時,就可以準(zhǔn)確地知道能夠允許HT電源有多大哼聲。
例如,一個RIAA均衡前置放大器第二級電路(見第7章),設(shè)計要求電源的100Hz哼聲,需比預(yù)期的音頻輸出信號電壓低lOOdB。在這里,因為還沒有作RIAA的3 180Us/318pt,s均衡,所以,100Hz的信號電平比lkHz低13dB?墒,LP唱片重放的峰值信號電平,比Scm/s轉(zhuǎn)速時的標(biāo)準(zhǔn)電平(line-up level)高出12dB,因此,100Hz音頻輸出信號的最大電壓要比lkHz低ldB。在差分對的陽極處,計得lkHz音頻輸出信號最大電壓為2.2 VRMS,由此可知,100Hz音頻輸出信號的最大電壓為2V。我們原來要獲得lOOdB的信號與哼聲之比,而電路本身又提供了62dB的PSRR,所以,我們只需把電源的哼聲水平,控制為比2V至少低38dB即可。也就是,可以允許電源有25mV的哼聲——這比較容易實現(xiàn)。
出端口。于是有:
因此,電源噪聲被衰減的量(主要是分壓器在起作用):
如果RL>>ra,獲得的最大衰減量也僅有6dB!對于之前給出的例子(RL=47kQ.r。=4.95kQ),衰減量為5.2dB,再加上CMRR的57dB衰減,最后得到PSRR=62dB。
現(xiàn)在,我們將共陰極放大、斗式跟隨器、差分對共3種電路(起放大作用的電子管均設(shè)定為相同的DC工作狀態(tài))的PSRR數(shù)據(jù)一并列出,以便進(jìn)行比較。
其中,差分對電路的PSRR性能最佳。如果肛式跟隨器使用改進(jìn)型的恒流源(譯注:原文如此),那么,差分對也能使用這種恒流源,比較之下,差分對電路的PSRR性能仍是最優(yōu)的。
已知電路的PSRR后,設(shè)計供電電源時,就可以準(zhǔn)確地知道能夠允許HT電源有多大哼聲。
例如,一個RIAA均衡前置放大器第二級電路(見第7章),設(shè)計要求電源的100Hz哼聲,需比預(yù)期的音頻輸出信號電壓低lOOdB。在這里,因為還沒有作RIAA的3 180Us/318pt,s均衡,所以,100Hz的信號電平比lkHz低13dB?墒,LP唱片重放的峰值信號電平,比Scm/s轉(zhuǎn)速時的標(biāo)準(zhǔn)電平(line-up level)高出12dB,因此,100Hz音頻輸出信號的最大電壓要比lkHz低ldB。在差分對的陽極處,計得lkHz音頻輸出信號最大電壓為2.2 VRMS,由此可知,100Hz音頻輸出信號的最大電壓為2V。我們原來要獲得lOOdB的信號與哼聲之比,而電路本身又提供了62dB的PSRR,所以,我們只需把電源的哼聲水平,控制為比2V至少低38dB即可。也就是,可以允許電源有25mV的哼聲——這比較容易實現(xiàn)。
上一篇:共模抑制比(CMRR)
上一篇:晶體管恒流源
熱門點擊
- 安全工作區(qū)(safe operating a
- 交流信號電阻分壓衰減電路和基準(zhǔn)電壓電阻分級電
- 哪些電子管的設(shè)計確實是以低失真為目標(biāo)的
- 菱形電路
- PN結(jié)二極管的反向偏置
- 差分對
- 電壓源——即使輸出電流改變,電壓也不改變
- 共陰極放大電路
- 電源抑制比(PSRR)
- 差模高頻干擾信號與X電容電路分析
推薦技術(shù)資料
- 聲道前級設(shè)計特點
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
- 觸摸屏控制器ADS7845數(shù)字接口和應(yīng)用說明
- 16-40MHz 10位總線LVDS隨機(jī)鎖解
- SDG800系列信號源的EasyPulse技
- 三相T/6正弦波形發(fā)生器電路圖應(yīng)用詳解
- 高性能示波器RIGOL CAN-FD總線分析
- DG5000 Pro系列函數(shù)/任意波形發(fā)生器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究