數(shù)據(jù)傳輸?shù)脑O(shè)計(jì)方案論證與選擇
發(fā)布時(shí)間:2013/9/19 13:36:23 訪問(wèn)次數(shù):718
單工無(wú)線(xiàn)呼叫系統(tǒng)要求一點(diǎn)對(duì)多點(diǎn)傳送,JS28F256J3F105A且主站具有撥號(hào)和群呼功能,同時(shí)增加英文短信的數(shù)據(jù)傳輸業(yè)務(wù);從主站輸入的英文短信經(jīng)轉(zhuǎn)換后形成連串的數(shù)字信號(hào),這就需要把這數(shù)字信號(hào)調(diào)制發(fā)射出去,并且在接收端應(yīng)把調(diào)制信號(hào)解調(diào)并識(shí)別顯示出來(lái);發(fā)射部分預(yù)置從站號(hào)碼發(fā)送或群發(fā),接收部分則只有相應(yīng)的臺(tái)號(hào)接收。
方案一:采用二進(jìn)制振幅鍵控( ASK)調(diào)制與解調(diào)法。ASK有乘法器實(shí)現(xiàn)法和鍵控法兩種實(shí)現(xiàn)方法,乘法器實(shí)現(xiàn)法的數(shù)字信號(hào)與載頻為fe的余弦信號(hào)進(jìn)行混頻得到調(diào)制信號(hào);振幅鍵控信號(hào)解調(diào)有兩種方法,即同步解調(diào)法和包絡(luò)解調(diào)法,同步解調(diào)方框的“。。。(t)信號(hào)經(jīng)過(guò)帶通濾波器抑制來(lái)自信道的帶外干擾,相乘器進(jìn)行頻譜反相搬移,以恢復(fù)基帶信號(hào)。低通濾波器用來(lái)抑制相乘器產(chǎn)生的高次諧波干擾,解調(diào)的相干載波用。
方案二:采用微控制器和PT2262/2272組成的編碼/解碼電路。PT2262/2272是一對(duì)CMOS工藝制造的低功耗低價(jià)位帶地址、數(shù)據(jù)編碼/解碼功能,是目前在無(wú)線(xiàn)通信電路中作地址編碼識(shí)別和數(shù)據(jù)傳輸最常用的芯片之一。在發(fā)射端,微控制器對(duì)PT2262的地址位進(jìn)行預(yù)置(即設(shè)定臺(tái)號(hào)的代碼),同時(shí)輸入短信內(nèi)容,通過(guò)微控制器進(jìn)行短信編碼后產(chǎn)生相應(yīng)的數(shù)據(jù)去預(yù)置PT2262的數(shù)據(jù)位后,再調(diào)制發(fā)射出去;在接收端,把接收到的信號(hào)進(jìn)行解調(diào)放大后,送至PT2272,解碼后在數(shù)據(jù)位產(chǎn)生對(duì)應(yīng)的數(shù)據(jù),通過(guò)微控制器進(jìn)行短信解碼后在液晶上顯示所發(fā)送的短信內(nèi)容。
方案選擇:上述兩種方案都可以發(fā)送并且接收數(shù)字信號(hào),但它們的原理不同,方案一是采用數(shù)字調(diào)制,而本設(shè)計(jì)發(fā)射部分的主體是頻率合成技術(shù),數(shù)字調(diào)制則無(wú)法把數(shù)字信芍調(diào)制發(fā)射出去;方案二采用常用的PT2262/2272編碼/解碼電路,可靠性高,且與系統(tǒng)兼容;綜上所述,本設(shè)計(jì)采用方案二
(5)自動(dòng)控制模塊的設(shè)計(jì)方案論證與選擇
單工無(wú)線(xiàn)呼叫系統(tǒng)的自動(dòng)控制部分直接關(guān)系到系統(tǒng)“智能化”與“自動(dòng)化”的實(shí)現(xiàn)。
方案一:采用FPGA(現(xiàn)場(chǎng)可編程邏輯門(mén)陣列)作為系統(tǒng)的控制核心。由于FPGA具有強(qiáng)大的資源,使用方便靈活,易于進(jìn)行功能擴(kuò)展,特別是結(jié)合了EDA,可以達(dá)到很高的效率。系統(tǒng)的多個(gè)部件如頻率測(cè)量電路、鍵盤(pán)控制電路、顯示控制等都可以集成到一塊芯片上,大大減小了系統(tǒng)的體積,并且提高了系統(tǒng)的穩(wěn)定性。
方案二:基于單片機(jī)技術(shù)的控制方案。相對(duì)于FPGA的并行處理方式,單片機(jī)是通過(guò)對(duì)程序語(yǔ)句的順序執(zhí)行來(lái)建立與外部設(shè)備的通信和完成其內(nèi)部運(yùn)算處理,從而實(shí)現(xiàn)對(duì)信號(hào)的采集、處理和輸出控制。它最主要的特點(diǎn)是其串行處理特性。
方案選擇:上述兩種控制方式除了在處理方式和處理能力(速度)上的差異外,在實(shí)現(xiàn)的效果以及復(fù)雜程度等方面也有顯著的區(qū)別。FPGA將器件功能在一塊芯片上,相對(duì)于單片機(jī)外圍電路較少,集成度高。而單片機(jī)技術(shù)比較成熟,開(kāi)發(fā)過(guò)程中可以利用的資源和工具豐富、價(jià)格低、成本低。鑒于本設(shè)計(jì)中,僅單片機(jī)的資源已經(jīng)能滿(mǎn)足設(shè)計(jì)的需求,而FPGA的高速處理的優(yōu)勢(shì)在這里卻得不到充分體現(xiàn);因此本設(shè)計(jì)的控制方案模塊擬選用上述基于單片機(jī)技術(shù)的方案二。單片機(jī)采用Atmel公司生產(chǎn)的AT89S51,實(shí)現(xiàn)對(duì)收發(fā)模塊的控制。
方案一:采用二進(jìn)制振幅鍵控( ASK)調(diào)制與解調(diào)法。ASK有乘法器實(shí)現(xiàn)法和鍵控法兩種實(shí)現(xiàn)方法,乘法器實(shí)現(xiàn)法的數(shù)字信號(hào)與載頻為fe的余弦信號(hào)進(jìn)行混頻得到調(diào)制信號(hào);振幅鍵控信號(hào)解調(diào)有兩種方法,即同步解調(diào)法和包絡(luò)解調(diào)法,同步解調(diào)方框的“。。。(t)信號(hào)經(jīng)過(guò)帶通濾波器抑制來(lái)自信道的帶外干擾,相乘器進(jìn)行頻譜反相搬移,以恢復(fù)基帶信號(hào)。低通濾波器用來(lái)抑制相乘器產(chǎn)生的高次諧波干擾,解調(diào)的相干載波用。
方案二:采用微控制器和PT2262/2272組成的編碼/解碼電路。PT2262/2272是一對(duì)CMOS工藝制造的低功耗低價(jià)位帶地址、數(shù)據(jù)編碼/解碼功能,是目前在無(wú)線(xiàn)通信電路中作地址編碼識(shí)別和數(shù)據(jù)傳輸最常用的芯片之一。在發(fā)射端,微控制器對(duì)PT2262的地址位進(jìn)行預(yù)置(即設(shè)定臺(tái)號(hào)的代碼),同時(shí)輸入短信內(nèi)容,通過(guò)微控制器進(jìn)行短信編碼后產(chǎn)生相應(yīng)的數(shù)據(jù)去預(yù)置PT2262的數(shù)據(jù)位后,再調(diào)制發(fā)射出去;在接收端,把接收到的信號(hào)進(jìn)行解調(diào)放大后,送至PT2272,解碼后在數(shù)據(jù)位產(chǎn)生對(duì)應(yīng)的數(shù)據(jù),通過(guò)微控制器進(jìn)行短信解碼后在液晶上顯示所發(fā)送的短信內(nèi)容。
方案選擇:上述兩種方案都可以發(fā)送并且接收數(shù)字信號(hào),但它們的原理不同,方案一是采用數(shù)字調(diào)制,而本設(shè)計(jì)發(fā)射部分的主體是頻率合成技術(shù),數(shù)字調(diào)制則無(wú)法把數(shù)字信芍調(diào)制發(fā)射出去;方案二采用常用的PT2262/2272編碼/解碼電路,可靠性高,且與系統(tǒng)兼容;綜上所述,本設(shè)計(jì)采用方案二
(5)自動(dòng)控制模塊的設(shè)計(jì)方案論證與選擇
單工無(wú)線(xiàn)呼叫系統(tǒng)的自動(dòng)控制部分直接關(guān)系到系統(tǒng)“智能化”與“自動(dòng)化”的實(shí)現(xiàn)。
方案一:采用FPGA(現(xiàn)場(chǎng)可編程邏輯門(mén)陣列)作為系統(tǒng)的控制核心。由于FPGA具有強(qiáng)大的資源,使用方便靈活,易于進(jìn)行功能擴(kuò)展,特別是結(jié)合了EDA,可以達(dá)到很高的效率。系統(tǒng)的多個(gè)部件如頻率測(cè)量電路、鍵盤(pán)控制電路、顯示控制等都可以集成到一塊芯片上,大大減小了系統(tǒng)的體積,并且提高了系統(tǒng)的穩(wěn)定性。
方案二:基于單片機(jī)技術(shù)的控制方案。相對(duì)于FPGA的并行處理方式,單片機(jī)是通過(guò)對(duì)程序語(yǔ)句的順序執(zhí)行來(lái)建立與外部設(shè)備的通信和完成其內(nèi)部運(yùn)算處理,從而實(shí)現(xiàn)對(duì)信號(hào)的采集、處理和輸出控制。它最主要的特點(diǎn)是其串行處理特性。
方案選擇:上述兩種控制方式除了在處理方式和處理能力(速度)上的差異外,在實(shí)現(xiàn)的效果以及復(fù)雜程度等方面也有顯著的區(qū)別。FPGA將器件功能在一塊芯片上,相對(duì)于單片機(jī)外圍電路較少,集成度高。而單片機(jī)技術(shù)比較成熟,開(kāi)發(fā)過(guò)程中可以利用的資源和工具豐富、價(jià)格低、成本低。鑒于本設(shè)計(jì)中,僅單片機(jī)的資源已經(jīng)能滿(mǎn)足設(shè)計(jì)的需求,而FPGA的高速處理的優(yōu)勢(shì)在這里卻得不到充分體現(xiàn);因此本設(shè)計(jì)的控制方案模塊擬選用上述基于單片機(jī)技術(shù)的方案二。單片機(jī)采用Atmel公司生產(chǎn)的AT89S51,實(shí)現(xiàn)對(duì)收發(fā)模塊的控制。
單工無(wú)線(xiàn)呼叫系統(tǒng)要求一點(diǎn)對(duì)多點(diǎn)傳送,JS28F256J3F105A且主站具有撥號(hào)和群呼功能,同時(shí)增加英文短信的數(shù)據(jù)傳輸業(yè)務(wù);從主站輸入的英文短信經(jīng)轉(zhuǎn)換后形成連串的數(shù)字信號(hào),這就需要把這數(shù)字信號(hào)調(diào)制發(fā)射出去,并且在接收端應(yīng)把調(diào)制信號(hào)解調(diào)并識(shí)別顯示出來(lái);發(fā)射部分預(yù)置從站號(hào)碼發(fā)送或群發(fā),接收部分則只有相應(yīng)的臺(tái)號(hào)接收。
方案一:采用二進(jìn)制振幅鍵控( ASK)調(diào)制與解調(diào)法。ASK有乘法器實(shí)現(xiàn)法和鍵控法兩種實(shí)現(xiàn)方法,乘法器實(shí)現(xiàn)法的數(shù)字信號(hào)與載頻為fe的余弦信號(hào)進(jìn)行混頻得到調(diào)制信號(hào);振幅鍵控信號(hào)解調(diào)有兩種方法,即同步解調(diào)法和包絡(luò)解調(diào)法,同步解調(diào)方框的“。。。(t)信號(hào)經(jīng)過(guò)帶通濾波器抑制來(lái)自信道的帶外干擾,相乘器進(jìn)行頻譜反相搬移,以恢復(fù)基帶信號(hào)。低通濾波器用來(lái)抑制相乘器產(chǎn)生的高次諧波干擾,解調(diào)的相干載波用。
方案二:采用微控制器和PT2262/2272組成的編碼/解碼電路。PT2262/2272是一對(duì)CMOS工藝制造的低功耗低價(jià)位帶地址、數(shù)據(jù)編碼/解碼功能,是目前在無(wú)線(xiàn)通信電路中作地址編碼識(shí)別和數(shù)據(jù)傳輸最常用的芯片之一。在發(fā)射端,微控制器對(duì)PT2262的地址位進(jìn)行預(yù)置(即設(shè)定臺(tái)號(hào)的代碼),同時(shí)輸入短信內(nèi)容,通過(guò)微控制器進(jìn)行短信編碼后產(chǎn)生相應(yīng)的數(shù)據(jù)去預(yù)置PT2262的數(shù)據(jù)位后,再調(diào)制發(fā)射出去;在接收端,把接收到的信號(hào)進(jìn)行解調(diào)放大后,送至PT2272,解碼后在數(shù)據(jù)位產(chǎn)生對(duì)應(yīng)的數(shù)據(jù),通過(guò)微控制器進(jìn)行短信解碼后在液晶上顯示所發(fā)送的短信內(nèi)容。
方案選擇:上述兩種方案都可以發(fā)送并且接收數(shù)字信號(hào),但它們的原理不同,方案一是采用數(shù)字調(diào)制,而本設(shè)計(jì)發(fā)射部分的主體是頻率合成技術(shù),數(shù)字調(diào)制則無(wú)法把數(shù)字信芍調(diào)制發(fā)射出去;方案二采用常用的PT2262/2272編碼/解碼電路,可靠性高,且與系統(tǒng)兼容;綜上所述,本設(shè)計(jì)采用方案二
(5)自動(dòng)控制模塊的設(shè)計(jì)方案論證與選擇
單工無(wú)線(xiàn)呼叫系統(tǒng)的自動(dòng)控制部分直接關(guān)系到系統(tǒng)“智能化”與“自動(dòng)化”的實(shí)現(xiàn)。
方案一:采用FPGA(現(xiàn)場(chǎng)可編程邏輯門(mén)陣列)作為系統(tǒng)的控制核心。由于FPGA具有強(qiáng)大的資源,使用方便靈活,易于進(jìn)行功能擴(kuò)展,特別是結(jié)合了EDA,可以達(dá)到很高的效率。系統(tǒng)的多個(gè)部件如頻率測(cè)量電路、鍵盤(pán)控制電路、顯示控制等都可以集成到一塊芯片上,大大減小了系統(tǒng)的體積,并且提高了系統(tǒng)的穩(wěn)定性。
方案二:基于單片機(jī)技術(shù)的控制方案。相對(duì)于FPGA的并行處理方式,單片機(jī)是通過(guò)對(duì)程序語(yǔ)句的順序執(zhí)行來(lái)建立與外部設(shè)備的通信和完成其內(nèi)部運(yùn)算處理,從而實(shí)現(xiàn)對(duì)信號(hào)的采集、處理和輸出控制。它最主要的特點(diǎn)是其串行處理特性。
方案選擇:上述兩種控制方式除了在處理方式和處理能力(速度)上的差異外,在實(shí)現(xiàn)的效果以及復(fù)雜程度等方面也有顯著的區(qū)別。FPGA將器件功能在一塊芯片上,相對(duì)于單片機(jī)外圍電路較少,集成度高。而單片機(jī)技術(shù)比較成熟,開(kāi)發(fā)過(guò)程中可以利用的資源和工具豐富、價(jià)格低、成本低。鑒于本設(shè)計(jì)中,僅單片機(jī)的資源已經(jīng)能滿(mǎn)足設(shè)計(jì)的需求,而FPGA的高速處理的優(yōu)勢(shì)在這里卻得不到充分體現(xiàn);因此本設(shè)計(jì)的控制方案模塊擬選用上述基于單片機(jī)技術(shù)的方案二。單片機(jī)采用Atmel公司生產(chǎn)的AT89S51,實(shí)現(xiàn)對(duì)收發(fā)模塊的控制。
方案一:采用二進(jìn)制振幅鍵控( ASK)調(diào)制與解調(diào)法。ASK有乘法器實(shí)現(xiàn)法和鍵控法兩種實(shí)現(xiàn)方法,乘法器實(shí)現(xiàn)法的數(shù)字信號(hào)與載頻為fe的余弦信號(hào)進(jìn)行混頻得到調(diào)制信號(hào);振幅鍵控信號(hào)解調(diào)有兩種方法,即同步解調(diào)法和包絡(luò)解調(diào)法,同步解調(diào)方框的“。。。(t)信號(hào)經(jīng)過(guò)帶通濾波器抑制來(lái)自信道的帶外干擾,相乘器進(jìn)行頻譜反相搬移,以恢復(fù)基帶信號(hào)。低通濾波器用來(lái)抑制相乘器產(chǎn)生的高次諧波干擾,解調(diào)的相干載波用。
方案二:采用微控制器和PT2262/2272組成的編碼/解碼電路。PT2262/2272是一對(duì)CMOS工藝制造的低功耗低價(jià)位帶地址、數(shù)據(jù)編碼/解碼功能,是目前在無(wú)線(xiàn)通信電路中作地址編碼識(shí)別和數(shù)據(jù)傳輸最常用的芯片之一。在發(fā)射端,微控制器對(duì)PT2262的地址位進(jìn)行預(yù)置(即設(shè)定臺(tái)號(hào)的代碼),同時(shí)輸入短信內(nèi)容,通過(guò)微控制器進(jìn)行短信編碼后產(chǎn)生相應(yīng)的數(shù)據(jù)去預(yù)置PT2262的數(shù)據(jù)位后,再調(diào)制發(fā)射出去;在接收端,把接收到的信號(hào)進(jìn)行解調(diào)放大后,送至PT2272,解碼后在數(shù)據(jù)位產(chǎn)生對(duì)應(yīng)的數(shù)據(jù),通過(guò)微控制器進(jìn)行短信解碼后在液晶上顯示所發(fā)送的短信內(nèi)容。
方案選擇:上述兩種方案都可以發(fā)送并且接收數(shù)字信號(hào),但它們的原理不同,方案一是采用數(shù)字調(diào)制,而本設(shè)計(jì)發(fā)射部分的主體是頻率合成技術(shù),數(shù)字調(diào)制則無(wú)法把數(shù)字信芍調(diào)制發(fā)射出去;方案二采用常用的PT2262/2272編碼/解碼電路,可靠性高,且與系統(tǒng)兼容;綜上所述,本設(shè)計(jì)采用方案二
(5)自動(dòng)控制模塊的設(shè)計(jì)方案論證與選擇
單工無(wú)線(xiàn)呼叫系統(tǒng)的自動(dòng)控制部分直接關(guān)系到系統(tǒng)“智能化”與“自動(dòng)化”的實(shí)現(xiàn)。
方案一:采用FPGA(現(xiàn)場(chǎng)可編程邏輯門(mén)陣列)作為系統(tǒng)的控制核心。由于FPGA具有強(qiáng)大的資源,使用方便靈活,易于進(jìn)行功能擴(kuò)展,特別是結(jié)合了EDA,可以達(dá)到很高的效率。系統(tǒng)的多個(gè)部件如頻率測(cè)量電路、鍵盤(pán)控制電路、顯示控制等都可以集成到一塊芯片上,大大減小了系統(tǒng)的體積,并且提高了系統(tǒng)的穩(wěn)定性。
方案二:基于單片機(jī)技術(shù)的控制方案。相對(duì)于FPGA的并行處理方式,單片機(jī)是通過(guò)對(duì)程序語(yǔ)句的順序執(zhí)行來(lái)建立與外部設(shè)備的通信和完成其內(nèi)部運(yùn)算處理,從而實(shí)現(xiàn)對(duì)信號(hào)的采集、處理和輸出控制。它最主要的特點(diǎn)是其串行處理特性。
方案選擇:上述兩種控制方式除了在處理方式和處理能力(速度)上的差異外,在實(shí)現(xiàn)的效果以及復(fù)雜程度等方面也有顯著的區(qū)別。FPGA將器件功能在一塊芯片上,相對(duì)于單片機(jī)外圍電路較少,集成度高。而單片機(jī)技術(shù)比較成熟,開(kāi)發(fā)過(guò)程中可以利用的資源和工具豐富、價(jià)格低、成本低。鑒于本設(shè)計(jì)中,僅單片機(jī)的資源已經(jīng)能滿(mǎn)足設(shè)計(jì)的需求,而FPGA的高速處理的優(yōu)勢(shì)在這里卻得不到充分體現(xiàn);因此本設(shè)計(jì)的控制方案模塊擬選用上述基于單片機(jī)技術(shù)的方案二。單片機(jī)采用Atmel公司生產(chǎn)的AT89S51,實(shí)現(xiàn)對(duì)收發(fā)模塊的控制。
熱門(mén)點(diǎn)擊
- 正弦交流電三要素
- 48MHz CMOS振蕩器電路
- 麥克風(fēng)放大器靜噪電路
- 倍頻器電路
- 集成電路正、負(fù)電源引腳電路和接地引腳電路分析
- 洗車(chē)控制系統(tǒng)設(shè)計(jì)
- 簡(jiǎn)易字母比較器電路
- 光電二極管的檢測(cè)
- 測(cè)量結(jié)果的評(píng)價(jià)
- 啟動(dòng)組織塊OB100
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開(kāi)
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門(mén)信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究