集成邏輯門電路與工作原理
發(fā)布時間:2013/10/17 20:19:30 訪問次數(shù):1694
如圖6.3.1所示的基本TTL與非門電路,C8051F410-GQR它的輸入端采用了多發(fā)射極的晶體管,而輸出端則是由VT1、VT2、VD組成的推拉式輸出電路。當(dāng)任一輸入端為低電平時,VT1的發(fā)射極將正向偏置而導(dǎo)通,VT1、VT2將截止,而使VT1飽和、VD導(dǎo)通,導(dǎo)致輸出為高電平。只有當(dāng)全部輸入端為高電平時,VT,將轉(zhuǎn)入倒置放大狀態(tài),VT2、VT3均飽和,而使VT4、VD截止,輸出為低電平。
圖6.3.1基本TTL與非門電路
TTL集成邏輯門的電壓傳輸特性曲線
門電路的輸入電壓和輸出電壓之間vo=F(vi)的關(guān)系曲線稱為電壓傳輸特性曲線?梢詼y出TTL與非門的電壓傳輸特性曲線,如圖6.3.2所示。傳輸特性由4條線段組成,對應(yīng)曲線A點的輸入電壓值OFF稱為關(guān)門電平,這是使與非門保持關(guān)閉狀態(tài),輸出高電平Ⅵ,H的最高輸入電壓。顯然,當(dāng)u.<VOFF時,與非門能可靠關(guān)閉;對應(yīng)于曲線B點的輸入電壓值Vc州稱為開門電平,這是使與非門保持開啟狀態(tài),即輸出低電平VOL的最低輸入電壓。當(dāng)VI>VON耐,與非門能可靠開啟。
圖6.3.2 TTL與非門的電壓傳輸特性曲線
通常OFF和ON -值接近,其中間值,即圖中C點所對應(yīng)的輸入電壓VT稱為閾值電壓或門檻電壓約為1.4V。它是輸出高、低電平的分界線,當(dāng)V1>VT時,輸出為低電平Vol。;當(dāng)?shù)絍1<VT時。輸出為高電平VOH。
如圖6.3.1所示的基本TTL與非門電路,C8051F410-GQR它的輸入端采用了多發(fā)射極的晶體管,而輸出端則是由VT1、VT2、VD組成的推拉式輸出電路。當(dāng)任一輸入端為低電平時,VT1的發(fā)射極將正向偏置而導(dǎo)通,VT1、VT2將截止,而使VT1飽和、VD導(dǎo)通,導(dǎo)致輸出為高電平。只有當(dāng)全部輸入端為高電平時,VT,將轉(zhuǎn)入倒置放大狀態(tài),VT2、VT3均飽和,而使VT4、VD截止,輸出為低電平。
圖6.3.1基本TTL與非門電路
TTL集成邏輯門的電壓傳輸特性曲線
門電路的輸入電壓和輸出電壓之間vo=F(vi)的關(guān)系曲線稱為電壓傳輸特性曲線?梢詼y出TTL與非門的電壓傳輸特性曲線,如圖6.3.2所示。傳輸特性由4條線段組成,對應(yīng)曲線A點的輸入電壓值OFF稱為關(guān)門電平,這是使與非門保持關(guān)閉狀態(tài),輸出高電平Ⅵ,H的最高輸入電壓。顯然,當(dāng)u.<VOFF時,與非門能可靠關(guān)閉;對應(yīng)于曲線B點的輸入電壓值Vc州稱為開門電平,這是使與非門保持開啟狀態(tài),即輸出低電平VOL的最低輸入電壓。當(dāng)VI>VON耐,與非門能可靠開啟。
圖6.3.2 TTL與非門的電壓傳輸特性曲線
通常OFF和ON -值接近,其中間值,即圖中C點所對應(yīng)的輸入電壓VT稱為閾值電壓或門檻電壓約為1.4V。它是輸出高、低電平的分界線,當(dāng)V1>VT時,輸出為低電平Vol。;當(dāng)?shù)絍1<VT時。輸出為高電平VOH。
上一篇:邏輯門電路的基本概念
熱門點擊
- 場效應(yīng)管單級放大電路的靜態(tài)工作點調(diào)試
- 阻容耦合放大器的頻率特性
- 電流的磁效應(yīng)
- 鐘控RS觸發(fā)器
- 常用PLD器件
- 邏輯門電路的基本概念
- 集成邏輯門電路與工作原理
- LC正弦波振蕩器
- 多控電燈開關(guān)電路
- 示波器的基本組成及原理
推薦技術(shù)資料
- 超低功耗角度位置傳感器參數(shù)技術(shù)
- 四路輸出 DC/DC 降壓電源
- 降壓變換器和升降壓變換器優(yōu)特點
- 業(yè)界首創(chuàng)可在線編程電源模塊 m
- 可編程門陣列 (FPGA)智能 電源解決方案
- 高效先進封裝工藝
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究