ITL集成邏輯門的主要參數(shù)
發(fā)布時(shí)間:2013/10/17 20:25:45 訪問(wèn)次數(shù):1239
(1)輸出高電平(VOH)
當(dāng)輸入端中有一個(gè)或一個(gè)以上接低電平時(shí),C8051F506-IM輸出端得到的高電平值稱為輸出高電平,其典型值VOH≈3.6V。
(2)輸出低電平(%.)
當(dāng)輸入端全部接高電平時(shí),輸出端得到的低電平值稱為輸出低電平,其典型值VOL≈0.3V。
(3)開門電平(Ⅵ州)
開門電平是指保證輸出低電平VOL,時(shí),所允許的最小輸入高電平值。為了保證與非門可靠開啟,即輸出低電平,一般規(guī)定VON≈2V(其典型值Ⅵ州~2.4V)。
(4)關(guān)門電平(VOFF)
關(guān)門電平是指輸出為正常高電平OH的90%的條件下,所允許的最大輸入低電平值。通常VOFF≈1.35V。
(5)噪聲容限(VN)
與非門在使用時(shí),不可避免地存在正、負(fù)向干擾(或噪聲)電壓,二值數(shù)字邏輯電路的優(yōu)點(diǎn)在于它的輸入信號(hào)允許有一定的容差,但當(dāng)它們太大時(shí),就會(huì)破壞與非門邏輯功能。噪聲容限就是用來(lái)描述其抗干擾能力大小的重要參數(shù),它可從兩個(gè)方面加以說(shuō)明。
①當(dāng)要求與非門輸出高電平時(shí),則應(yīng)使正常的輸入低電平VII,(約為o.4V)與正向干擾電壓疊加后的值不超過(guò)關(guān)門電平()FF,否則,將不能保證輸出為高電平。這個(gè)允許加在V,上的正問(wèn)干擾電壓最大值稱為輸入低電平噪聲容限VM。此式說(shuō)明,只有關(guān)門電平V OFF較高,輸入低電平噪聲容限才較大,即抗干擾能力較強(qiáng)。
②當(dāng)要求與非門輸出低電平時(shí),則應(yīng)使正常的輸入高電平VIH(約為3.6V,有的手冊(cè)規(guī)定為3V)與負(fù)向干擾電壓疊加后的值不小于開門電平Ⅵ州,否則,將不能保證輸出為低電平。這個(gè)允許加在VlH上的負(fù)向干擾電壓最大值稱為輸入高電平噪聲容限VNH。顯然,開門電平VOH愈小,輸入高電平噪聲容限就愈大,抗干擾能力愈強(qiáng)。
(6)平均傳輸延遲時(shí)間(tpd)
與非門工作時(shí),其輸出脈沖相對(duì)于輸入脈沖有一定的時(shí)間延遲,如圖6.3.3所示。從輸入脈沖上升沿的50%處到輸出脈沖下降沿的50%處之間的時(shí)間間隔,稱為導(dǎo)通延遲時(shí)間tpHJ,;從輸入脈沖下降沿的50%處到輸出脈沖上升沿的50%處之間的時(shí)間間隔,稱為截止延遲時(shí)間tpI.H。tpHL和tpI,H的平均值稱為平均傳輸延遲時(shí)間tpd,即tpd一(tpHL +tpLH)/2tpd是表征門電路開關(guān)速度的一個(gè)參數(shù),其值越小,開關(guān)速度就越快.工作頻率就越高。TTL門電路的開關(guān)速度比較高,其tpd在幾~幾十納秒范圍內(nèi)。
扇入扇出系數(shù)(No)
與非門的扇人數(shù)取決于它的輸入端的個(gè)數(shù),如3輸入端的與非門,其扇人數(shù)Ni=3。
輸出能驅(qū)動(dòng)同類門的數(shù)目,稱為扇出系數(shù)No,它是描述TTL與非門帶同類門負(fù)載能力的參數(shù)。一般TTL與非門N≥8。
(8)電源電壓(VCc)
TrrL集成電路電源電壓統(tǒng)一規(guī)定為‰一+5V,穩(wěn)定度要求≤±10%(±0.5V)。
(9)功耗
功耗分為靜態(tài)和動(dòng)態(tài)兩種,分別對(duì)應(yīng)電路有無(wú)狀態(tài)的轉(zhuǎn)換,靜態(tài)功耗是主要的。輸出為低電平時(shí)的功耗為空載導(dǎo)通功耗PON;輸出為高電平時(shí)的功耗為截止功耗POFF,PON總比POFF大。
(1)輸出高電平(VOH)
當(dāng)輸入端中有一個(gè)或一個(gè)以上接低電平時(shí),C8051F506-IM輸出端得到的高電平值稱為輸出高電平,其典型值VOH≈3.6V。
(2)輸出低電平(%.)
當(dāng)輸入端全部接高電平時(shí),輸出端得到的低電平值稱為輸出低電平,其典型值VOL≈0.3V。
(3)開門電平(Ⅵ州)
開門電平是指保證輸出低電平VOL,時(shí),所允許的最小輸入高電平值。為了保證與非門可靠開啟,即輸出低電平,一般規(guī)定VON≈2V(其典型值Ⅵ州~2.4V)。
(4)關(guān)門電平(VOFF)
關(guān)門電平是指輸出為正常高電平OH的90%的條件下,所允許的最大輸入低電平值。通常VOFF≈1.35V。
(5)噪聲容限(VN)
與非門在使用時(shí),不可避免地存在正、負(fù)向干擾(或噪聲)電壓,二值數(shù)字邏輯電路的優(yōu)點(diǎn)在于它的輸入信號(hào)允許有一定的容差,但當(dāng)它們太大時(shí),就會(huì)破壞與非門邏輯功能。噪聲容限就是用來(lái)描述其抗干擾能力大小的重要參數(shù),它可從兩個(gè)方面加以說(shuō)明。
①當(dāng)要求與非門輸出高電平時(shí),則應(yīng)使正常的輸入低電平VII,(約為o.4V)與正向干擾電壓疊加后的值不超過(guò)關(guān)門電平()FF,否則,將不能保證輸出為高電平。這個(gè)允許加在V,上的正問(wèn)干擾電壓最大值稱為輸入低電平噪聲容限VM。此式說(shuō)明,只有關(guān)門電平V OFF較高,輸入低電平噪聲容限才較大,即抗干擾能力較強(qiáng)。
②當(dāng)要求與非門輸出低電平時(shí),則應(yīng)使正常的輸入高電平VIH(約為3.6V,有的手冊(cè)規(guī)定為3V)與負(fù)向干擾電壓疊加后的值不小于開門電平Ⅵ州,否則,將不能保證輸出為低電平。這個(gè)允許加在VlH上的負(fù)向干擾電壓最大值稱為輸入高電平噪聲容限VNH。顯然,開門電平VOH愈小,輸入高電平噪聲容限就愈大,抗干擾能力愈強(qiáng)。
(6)平均傳輸延遲時(shí)間(tpd)
與非門工作時(shí),其輸出脈沖相對(duì)于輸入脈沖有一定的時(shí)間延遲,如圖6.3.3所示。從輸入脈沖上升沿的50%處到輸出脈沖下降沿的50%處之間的時(shí)間間隔,稱為導(dǎo)通延遲時(shí)間tpHJ,;從輸入脈沖下降沿的50%處到輸出脈沖上升沿的50%處之間的時(shí)間間隔,稱為截止延遲時(shí)間tpI.H。tpHL和tpI,H的平均值稱為平均傳輸延遲時(shí)間tpd,即tpd一(tpHL +tpLH)/2tpd是表征門電路開關(guān)速度的一個(gè)參數(shù),其值越小,開關(guān)速度就越快.工作頻率就越高。TTL門電路的開關(guān)速度比較高,其tpd在幾~幾十納秒范圍內(nèi)。
扇入扇出系數(shù)(No)
與非門的扇人數(shù)取決于它的輸入端的個(gè)數(shù),如3輸入端的與非門,其扇人數(shù)Ni=3。
輸出能驅(qū)動(dòng)同類門的數(shù)目,稱為扇出系數(shù)No,它是描述TTL與非門帶同類門負(fù)載能力的參數(shù)。一般TTL與非門N≥8。
(8)電源電壓(VCc)
TrrL集成電路電源電壓統(tǒng)一規(guī)定為‰一+5V,穩(wěn)定度要求≤±10%(±0.5V)。
(9)功耗
功耗分為靜態(tài)和動(dòng)態(tài)兩種,分別對(duì)應(yīng)電路有無(wú)狀態(tài)的轉(zhuǎn)換,靜態(tài)功耗是主要的。輸出為低電平時(shí)的功耗為空載導(dǎo)通功耗PON;輸出為高電平時(shí)的功耗為截止功耗POFF,PON總比POFF大。
上一篇:集成邏輯門電路與工作原理
上一篇:集電極開路與非門電路
熱門點(diǎn)擊
- 單向晶閘管的伏安特性曲線
- CMOS或非門電路
- 集成運(yùn)算放大器的調(diào)零
- 電壓串聯(lián)負(fù)反饋放大電路
- 科學(xué)記數(shù)法和工程記數(shù)法
- 可編程邏輯陣列(PLA)
- 1Hz時(shí)鐘信號(hào)發(fā)生器電路原理
- 助聽器(放大電路)
- 聲光雙控照明燈電路原理
- 脈沖計(jì)數(shù)法測(cè)量相位差
推薦技術(shù)資料
- 頻譜儀的解調(diào)功能
- 現(xiàn)代頻譜儀在跟蹤源模式下也可以使用Maker和△Mak... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究