組合邏輯電路的設(shè)計
發(fā)布時間:2013/10/18 20:43:36 訪問次數(shù):939
所謂組合邏輯電路的設(shè)計,B3BB2就是根據(jù)實際工程的邏輯功能要求,設(shè)計出實現(xiàn)該要求的邏輯電路。一般組合邏輯電路的設(shè)計步驟如下:
(1)分析實際工程要求,設(shè)定輸入、輸出變量,進(jìn)行邏輯賦值。
(2)根據(jù)邏輯功能要求列出真值表。
(3)根據(jù)真值表寫出邏輯表達(dá)式。
根據(jù)真值表寫出與或邏輯表達(dá)式的方法是:觀察真值表,輸出函數(shù)值為1則對應(yīng)一項乘積項;即輸出函數(shù)值為1,若對應(yīng)的輸入變量值為l時取原變量,變量值為O時則取反變量,寫出該乘積項。把所有輸出函數(shù)值為1的乘積項相加,可得到函數(shù)與或邏輯表達(dá)式。
邏輯表達(dá)式也可寫成或轉(zhuǎn)換為其他形式,實現(xiàn)不同形式邏輯表達(dá)式電路使用的邏輯門不同。
(4)選擇器件,化簡或變換邏輯表達(dá)式。
(5)畫出邏輯電路圖。
【例7.1.2】設(shè)計一個三人表決電路,多數(shù)贊成時,議案能夠通過,否則,不能通過。
解(1)棍據(jù)邏輯要求設(shè)定邏輯變量、列出真值表:設(shè)A、B、C為參加表決的三人,其取值為l表示贊成,取值為0表示不贊成。表決結(jié)果用L表示,若多數(shù)贊成,則L=l,表示議案通過;否則L=O,表示議案沒有通過。列出真值表如表7.1.2所示。
(2)由真值表寫出邏輯表達(dá)式:可先寫出函數(shù)值L-l對應(yīng)輸入變量表達(dá)式;然后邏輯加,即
L=ABC+ABC+ABC+ABC
(3)化簡邏輯表達(dá)式:可采用圖形法化簡:畫出卡諾圖如圖7.1.4所示,求得最簡邏輯表達(dá)式為
L=BC+AC+AB
所謂組合邏輯電路的設(shè)計,B3BB2就是根據(jù)實際工程的邏輯功能要求,設(shè)計出實現(xiàn)該要求的邏輯電路。一般組合邏輯電路的設(shè)計步驟如下:
(1)分析實際工程要求,設(shè)定輸入、輸出變量,進(jìn)行邏輯賦值。
(2)根據(jù)邏輯功能要求列出真值表。
(3)根據(jù)真值表寫出邏輯表達(dá)式。
根據(jù)真值表寫出與或邏輯表達(dá)式的方法是:觀察真值表,輸出函數(shù)值為1則對應(yīng)一項乘積項;即輸出函數(shù)值為1,若對應(yīng)的輸入變量值為l時取原變量,變量值為O時則取反變量,寫出該乘積項。把所有輸出函數(shù)值為1的乘積項相加,可得到函數(shù)與或邏輯表達(dá)式。
邏輯表達(dá)式也可寫成或轉(zhuǎn)換為其他形式,實現(xiàn)不同形式邏輯表達(dá)式電路使用的邏輯門不同。
(4)選擇器件,化簡或變換邏輯表達(dá)式。
(5)畫出邏輯電路圖。
【例7.1.2】設(shè)計一個三人表決電路,多數(shù)贊成時,議案能夠通過,否則,不能通過。
解(1)棍據(jù)邏輯要求設(shè)定邏輯變量、列出真值表:設(shè)A、B、C為參加表決的三人,其取值為l表示贊成,取值為0表示不贊成。表決結(jié)果用L表示,若多數(shù)贊成,則L=l,表示議案通過;否則L=O,表示議案沒有通過。列出真值表如表7.1.2所示。
(2)由真值表寫出邏輯表達(dá)式:可先寫出函數(shù)值L-l對應(yīng)輸入變量表達(dá)式;然后邏輯加,即
L=ABC+ABC+ABC+ABC
(3)化簡邏輯表達(dá)式:可采用圖形法化簡:畫出卡諾圖如圖7.1.4所示,求得最簡邏輯表達(dá)式為
L=BC+AC+AB
熱門點擊
- 集成4位雙向移位寄存器74LS194
- N溝道結(jié)型場效應(yīng)管的基本工作原理
- 銼削時的姿勢
- 開關(guān)符號
- 識讀印制電路板圖的方法
- PN結(jié)的形成過程
- 異步二進(jìn)制加法計數(shù)器
- 接成五進(jìn)制計數(shù)器
- 電工刀
- 共集電極放大電路
推薦技術(shù)資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細(xì)]