BGA(Ball Grid Array,球形柵格陣列)和CSP (UBGA)的廣泛應(yīng)用
發(fā)布時間:2014/4/29 19:58:30 訪問次數(shù):1853
BGA(Ball Grid Array,球形柵格陣列)和CSP (UBGA)的廣泛應(yīng)用
BGA的引腳是球形的,LC-04A均勻地分布在芯片的底部。BGA與QFP相比,最突出[內(nèi)優(yōu)點是I/O數(shù)與封裝面積比高,節(jié)省PCB面積,提高了組裝密度,組裝難度下降,加工窗口更大。另外,由于BGA引線短,導(dǎo)線的自感和互感很低,元器件引腳間信號干擾小,頻率特性好,散熱性好。目前BGA已經(jīng)廣泛應(yīng)用。
CSP又稱UBGA。CSP的外形與BGA相同,封裝尺寸比BGA小,CSP的封裝尺寸與芯片面積比小于等于1.2。CSP比BGA具有更短的互連,阻抗低、干擾小,更適合高頻領(lǐng)域。
Flip Chip(倒裝芯片)技術(shù)
Flip Chip的優(yōu)點是組裝密度更高、芯片的成本更低,但由于需要底部填充,因此組裝后存在修復(fù)的缺點。
COB (Chip on Board)技術(shù)
COB是指將裸芯片直接貼在PCB或陶瓷等基板上,用鋁線或金線進行電子連接,然后直接在板f:封膠的技術(shù)。由于COB工藝使用裸芯片,因此節(jié)約了封裝的成本,裸:芯片比封裝的lC成本便宜約20%以上。COB主要應(yīng)用于低端電子產(chǎn)品,如阮具、計算器、遙控器等。
MCM (Multichip Module)多芯片模塊
MCM如同混合電路,它將電阻做在陶瓷或PCB上,外貼多個集成電路和電容等其他元件,再封裝成一個組件。MCM能有效地提高組裝密度,有利于功能組件進一步小型化。
WLP (Wafer LeveIProcessing)晶圓級封裝
WLP是直接在晶圓(硅片)上加工凸點的封裝技術(shù)。它綜合了倒裝芯片技術(shù)及SMT和BGA的成果,使lC器件進一步微型化。
QFN (Quad Flat No-Iead Package)方形扁平無引腳封裝
QFN是無引線引線框架封裝。這種封裝的引線分布在元器件的底面,體積小、質(zhì)量輕,與QFP、SOP相比較占PCB面積更小,適合手機、PDA等便攜式電子產(chǎn)品。QFN還可以將散熱電極布置在元器件的底面,有利于高密度散熱。
SMT與IC、SMT與高密度封裝技術(shù)、SMT與PCB制造技術(shù)相結(jié)合推動封裝技術(shù)從2D向3D發(fā)展,向模塊化、系統(tǒng)化發(fā)展
目前,元器件尺寸已日益面臨極限,PCB設(shè)計、PCB加工難度及自動印刷機、貼裝機精度也趨于極限。但是在信息時代里,無法阻止人們對通信設(shè)備,特別是便攜電子設(shè)備提出更薄、更輕及無正境的多功能、高性能等要求。為了滿足電子產(chǎn)品多功能、小型化要求,在提高lC集成度的基礎(chǔ)上,目前已研制出復(fù)合化片式無源元件;將上百個無源元件和有源器件集成到一個封裝內(nèi),組成.個功能系統(tǒng);25~15 ym薄芯片技術(shù)和薄型封裝層疊技術(shù)組成三維立體組件。目前已經(jīng)有3芯片、8芯片、10芯片堆疊模塊,三維晶圓級堆疊正處在研發(fā)階段。SMD封裝技術(shù)從二維向三維發(fā)展。另外,SOC單片系統(tǒng)、微電子機械系統(tǒng)MEMS等新型封裝器件也在開發(fā)應(yīng)用。
BGA(Ball Grid Array,球形柵格陣列)和CSP (UBGA)的廣泛應(yīng)用
BGA的引腳是球形的,LC-04A均勻地分布在芯片的底部。BGA與QFP相比,最突出[內(nèi)優(yōu)點是I/O數(shù)與封裝面積比高,節(jié)省PCB面積,提高了組裝密度,組裝難度下降,加工窗口更大。另外,由于BGA引線短,導(dǎo)線的自感和互感很低,元器件引腳間信號干擾小,頻率特性好,散熱性好。目前BGA已經(jīng)廣泛應(yīng)用。
CSP又稱UBGA。CSP的外形與BGA相同,封裝尺寸比BGA小,CSP的封裝尺寸與芯片面積比小于等于1.2。CSP比BGA具有更短的互連,阻抗低、干擾小,更適合高頻領(lǐng)域。
Flip Chip(倒裝芯片)技術(shù)
Flip Chip的優(yōu)點是組裝密度更高、芯片的成本更低,但由于需要底部填充,因此組裝后存在修復(fù)的缺點。
COB (Chip on Board)技術(shù)
COB是指將裸芯片直接貼在PCB或陶瓷等基板上,用鋁線或金線進行電子連接,然后直接在板f:封膠的技術(shù)。由于COB工藝使用裸芯片,因此節(jié)約了封裝的成本,裸:芯片比封裝的lC成本便宜約20%以上。COB主要應(yīng)用于低端電子產(chǎn)品,如阮具、計算器、遙控器等。
MCM (Multichip Module)多芯片模塊
MCM如同混合電路,它將電阻做在陶瓷或PCB上,外貼多個集成電路和電容等其他元件,再封裝成一個組件。MCM能有效地提高組裝密度,有利于功能組件進一步小型化。
WLP (Wafer LeveIProcessing)晶圓級封裝
WLP是直接在晶圓(硅片)上加工凸點的封裝技術(shù)。它綜合了倒裝芯片技術(shù)及SMT和BGA的成果,使lC器件進一步微型化。
QFN (Quad Flat No-Iead Package)方形扁平無引腳封裝
QFN是無引線引線框架封裝。這種封裝的引線分布在元器件的底面,體積小、質(zhì)量輕,與QFP、SOP相比較占PCB面積更小,適合手機、PDA等便攜式電子產(chǎn)品。QFN還可以將散熱電極布置在元器件的底面,有利于高密度散熱。
SMT與IC、SMT與高密度封裝技術(shù)、SMT與PCB制造技術(shù)相結(jié)合推動封裝技術(shù)從2D向3D發(fā)展,向模塊化、系統(tǒng)化發(fā)展
目前,元器件尺寸已日益面臨極限,PCB設(shè)計、PCB加工難度及自動印刷機、貼裝機精度也趨于極限。但是在信息時代里,無法阻止人們對通信設(shè)備,特別是便攜電子設(shè)備提出更薄、更輕及無正境的多功能、高性能等要求。為了滿足電子產(chǎn)品多功能、小型化要求,在提高lC集成度的基礎(chǔ)上,目前已研制出復(fù)合化片式無源元件;將上百個無源元件和有源器件集成到一個封裝內(nèi),組成.個功能系統(tǒng);25~15 ym薄芯片技術(shù)和薄型封裝層疊技術(shù)組成三維立體組件。目前已經(jīng)有3芯片、8芯片、10芯片堆疊模塊,三維晶圓級堆疊正處在研發(fā)階段。SMD封裝技術(shù)從二維向三維發(fā)展。另外,SOC單片系統(tǒng)、微電子機械系統(tǒng)MEMS等新型封裝器件也在開發(fā)應(yīng)用。
上一篇:SMC/SMD方向發(fā)展
上一篇:印制電路板的定義和作用
熱門點擊
- 三極管輸入特性曲線
- 消振電路工作原理
- 電感耦合
- BGA(Ball Grid Array,球形
- 安裝在金屬機箱上方一定距離處的PCB構(gòu)成一個
- 傳導(dǎo)發(fā)射
- 接觸噪聲
- 機殼內(nèi)的電路有外部接地時對金屬機殼的靜電放電
- 在開關(guān)觸點中,有兩種類型的擊穿很重要
- PCB疊層
推薦技術(shù)資料
- 聲道前級設(shè)計特點
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究