浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » 汽車(chē)電子

PLD分類

發(fā)布時(shí)間:2014/7/10 20:16:19 訪問(wèn)次數(shù):1256

   目前生產(chǎn)PLD的廠家主要有Altera、Lattice、Xilinx、Actel等公司。按其結(jié)構(gòu)的復(fù)雜程度和性能的不同,PLD -般可分為SPLD、CPLD、FPGA及ISP器件4種。

   1.簡(jiǎn)單可編程邏輯器件( SPLD)

   簡(jiǎn)單可編程邏輯器件(Simple Programmable Logic Device,SPLD)是可編程邏輯器件的早期產(chǎn)品。 AT24C08AN-10SU-2.7最早出現(xiàn)在20世紀(jì)70年代,主要是可編程只讀存儲(chǔ)器(PROM),可編程邏輯陣列(PLA)、可編程陣列邏輯(PAL)及通用陣列邏輯(GAL)器件等。

   2.復(fù)雜可編程邏輯器件( CPLD)

   復(fù)雜可編程邏輯器件(Complex Programmable Logic Device,CPLD)出現(xiàn)在20世紀(jì)80年代末期。其結(jié)構(gòu)不同于早期SPLD的邏輯門(mén)編程,而是采用基于乘積項(xiàng)技術(shù)和EEPROM(或Flash)工藝的邏輯塊編程,不但能實(shí)現(xiàn)各種時(shí)序邏輯控制,更適合做復(fù)雜的組合邏輯電路,如Altera公司MAX系列,Lattice公司的大部分產(chǎn)品,Xilinx公司的XC9500系列等。

   3.現(xiàn)場(chǎng)可編程門(mén)陣列( FPGA)

   現(xiàn)場(chǎng)可編程門(mén)陣列(Field Programmable Gate Array,F(xiàn)PGA)也是由美國(guó)Xilinx公司率先開(kāi)發(fā)的一種通用型用戶可編程器件,F(xiàn)PGA與SPLD和CPLD的結(jié)構(gòu)完全不同,它不包括與門(mén)和或門(mén),目前應(yīng)用最多的FPGA,是采用對(duì)基于查找表技術(shù)和SRAM工藝的邏輯塊編程來(lái)實(shí)現(xiàn)所需要的邏輯功能的。同SPLD相比,它的邏輯塊的密度更高,設(shè)計(jì)更靈活,多用于大規(guī)模的邏輯設(shè)計(jì)。

   4.在系統(tǒng)可編程技術(shù)( ISP)

   在系統(tǒng)可編程技術(shù)是20世紀(jì)90年代新發(fā)明的重要EDA按術(shù),它的優(yōu)點(diǎn)如下。

   ①器件可先安裝在目標(biāo)電路板上,然后再編程。

   ②可方便地反復(fù)編程,無(wú)須專門(mén)的擦除。

   ③無(wú)需編程器,直接用計(jì)算機(jī)對(duì)目標(biāo)芯片進(jìn)行編程。

   ④100%可編程,如果發(fā)現(xiàn)有錯(cuò),可以重新編程。

   由于該可編程邏輯器件可以容納非常復(fù)雜的電路,因此用戶目標(biāo)電路板上采用了此芯片,極大地簡(jiǎn)化了電路結(jié)構(gòu),提高了電路的可靠性,延長(zhǎng)了電路的使用壽命;同時(shí)使電路板的體積功耗減小、重量減輕,為設(shè)計(jì)人員把設(shè)想轉(zhuǎn)為現(xiàn)實(shí)提供了極大的方便,是一項(xiàng)非常重要又實(shí)用的技術(shù)。

   目前生產(chǎn)PLD的廠家主要有Altera、Lattice、Xilinx、Actel等公司。按其結(jié)構(gòu)的復(fù)雜程度和性能的不同,PLD -般可分為SPLD、CPLD、FPGA及ISP器件4種。

   1.簡(jiǎn)單可編程邏輯器件( SPLD)

   簡(jiǎn)單可編程邏輯器件(Simple Programmable Logic Device,SPLD)是可編程邏輯器件的早期產(chǎn)品。 AT24C08AN-10SU-2.7最早出現(xiàn)在20世紀(jì)70年代,主要是可編程只讀存儲(chǔ)器(PROM),可編程邏輯陣列(PLA)、可編程陣列邏輯(PAL)及通用陣列邏輯(GAL)器件等。

   2.復(fù)雜可編程邏輯器件( CPLD)

   復(fù)雜可編程邏輯器件(Complex Programmable Logic Device,CPLD)出現(xiàn)在20世紀(jì)80年代末期。其結(jié)構(gòu)不同于早期SPLD的邏輯門(mén)編程,而是采用基于乘積項(xiàng)技術(shù)和EEPROM(或Flash)工藝的邏輯塊編程,不但能實(shí)現(xiàn)各種時(shí)序邏輯控制,更適合做復(fù)雜的組合邏輯電路,如Altera公司MAX系列,Lattice公司的大部分產(chǎn)品,Xilinx公司的XC9500系列等。

   3.現(xiàn)場(chǎng)可編程門(mén)陣列( FPGA)

   現(xiàn)場(chǎng)可編程門(mén)陣列(Field Programmable Gate Array,F(xiàn)PGA)也是由美國(guó)Xilinx公司率先開(kāi)發(fā)的一種通用型用戶可編程器件,F(xiàn)PGA與SPLD和CPLD的結(jié)構(gòu)完全不同,它不包括與門(mén)和或門(mén),目前應(yīng)用最多的FPGA,是采用對(duì)基于查找表技術(shù)和SRAM工藝的邏輯塊編程來(lái)實(shí)現(xiàn)所需要的邏輯功能的。同SPLD相比,它的邏輯塊的密度更高,設(shè)計(jì)更靈活,多用于大規(guī)模的邏輯設(shè)計(jì)。

   4.在系統(tǒng)可編程技術(shù)( ISP)

   在系統(tǒng)可編程技術(shù)是20世紀(jì)90年代新發(fā)明的重要EDA按術(shù),它的優(yōu)點(diǎn)如下。

   ①器件可先安裝在目標(biāo)電路板上,然后再編程。

   ②可方便地反復(fù)編程,無(wú)須專門(mén)的擦除。

   ③無(wú)需編程器,直接用計(jì)算機(jī)對(duì)目標(biāo)芯片進(jìn)行編程。

   ④100%可編程,如果發(fā)現(xiàn)有錯(cuò),可以重新編程。

   由于該可編程邏輯器件可以容納非常復(fù)雜的電路,因此用戶目標(biāo)電路板上采用了此芯片,極大地簡(jiǎn)化了電路結(jié)構(gòu),提高了電路的可靠性,延長(zhǎng)了電路的使用壽命;同時(shí)使電路板的體積功耗減小、重量減輕,為設(shè)計(jì)人員把設(shè)想轉(zhuǎn)為現(xiàn)實(shí)提供了極大的方便,是一項(xiàng)非常重要又實(shí)用的技術(shù)。

相關(guān)技術(shù)資料
7-10PLD分類

熱門(mén)點(diǎn)擊

 

推薦技術(shù)資料

頻譜儀的解調(diào)功能
    現(xiàn)代頻譜儀在跟蹤源模式下也可以使用Maker和△Mak... [詳細(xì)]
版權(quán)所有:51dzw.COM
深圳服務(wù)熱線:13751165337  13692101218
粵ICP備09112631號(hào)-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式


 復(fù)制成功!